首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

GRVI Phalanx如何实现千核处理器?

GRVI Phalanx如何实现千核处理器?

关于GRVI Phalanx ,它是一个大规模并行RISC-V FPGA加速器,由GRVI和Phalanx结合而成。其中GRVI是一个FPGA实现的RISC-V RV32I软处理器核,同时也是手工艺映射和处理元素性能/面积俱最佳的并行处理器。GRVI实现了一个2或3级的单流水线,在Xilinx UltraScale FPGA板卡中消耗320个6-LUT,目前在一个Kintex UltraScale(-2)板卡的内嵌BRAM中按照最佳布局并采用最佳配置时的最高运行频率可达300-375MHz。而Phalanx是一个大规模并行FPGA加速器框架,主要用来减少在开发和管理FPGA加速器时所需付出的消耗和努力。此外Phalanx亦是一个大量软核集群和加速器核的混合物,在具有Hoplite路由的片上网络中可以提供额外的存储和I/O接口。关于GRVI Phalanx的详细信息可以在2016年IEEE第24届国际FCCM研讨会上发表的题为《GRVI Phalanx:A Massively Parallel Risc-V FPGA Accelerator Accelerator》的论文中查看。GRVI processing element(PE)datapath RPM
1680个开源ISA RISC-V处理器核于Virtex UltraScale+ VU 9P FPGA运行:
博主Jan Gray近期发表了一片关于千核RISCV处理器的博客,文中提到目前已经可以在Xilinx Virtex UltraScale+ VU9P(是一个中等规模的Virtex UltraScale+ FPGA板卡)板卡上同时并行运行1680个开源的RISC-V处理器核,并成功测试GRVI Phalanx大规模并行加速器框架。据博主所述,这是首例千核RISC-V成功实现运行的应用,同时也是无论使用什么技术在一个芯片上同时运行32bit RISCV核数目最多的应用。
下面是这1680个RISCV核运行在FPGA板卡上的场景图:
返回列表