首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

不同芯片的JTAG链进行边界扫描测试时怎么连啊?急需高手指点

链的连接和插头没有关系。插头主要和你的测试仪器接口。
JTAG 口的使用冲突与否是由你的功能决定的。芯片的JTAG测试功能由管脚决定。比如xilinx的片子都有JTAG使能管脚,要拉高的。

不同芯片的JTAG链进行边界扫描测试时怎么连啊?急需高手指点

最近要设计一块实验板,验证边界扫描,要包括不同厂家不同芯片,最近看的资料中有好多种JTAG插头,如AD公司的DSP有14头,LATTICE公司的有8头、10头的等等,请问要将这些不同的片子连成JTAG链怎么考虑?这些JTAG头中的TDI、TDO、TMS、TCK引脚都不一样啊
而且当JTAG口既用于测试,又用于设计数据加载或电路调试时,会出现冲突吗?反映到电路板设计中有哪些约束设计的方面?
那就是说测试时用的都是同一个接口,而不是芯片下载编程时的那个JTAG头了?
返回列表