首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

FR-4双层PCB的50欧姆阻抗匹配

FR-4双层PCB的50欧姆阻抗匹配

各位大大,小弟在做一个70-300MHz左右一个中频电路,遇到阻抗匹配的问题,求教如下:
采用FR-4的双层PCB,底面大面积铺地,介电常数约4.5左右,铜皮厚度1.4mil,请问如何设置线宽和层厚?
小弟根据Howard Johnson的HSDD一书中的公式,计算得50欧姆阻抗时,层厚0.8mm,线宽60mil,但用Cadence Allegro PCB SI计算

出此时的走线特性阻抗60欧姆,相差10欧姆左右,哪一个值更接近实际情况?
对于FR-4材质的双层PCB,各位大大是如何实现50欧姆特性阻抗的?

这个家伙真懒,什么也没留下。。。
谢LZ

不知道真实的情况是什么样子的,上面的参数只是理论计算,还希望有经验的大大来分析下。。。

这个家伙真懒,什么也没留下。。。
返回列表