首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

请教静态时序报告中的几个问题

请教静态时序报告中的几个问题

请教静态时序报告中的几个问题

以下是我的静态时序报告的一部分,
Slack: 1.032ns (requirement - (data path - clock path skew + uncertainty))
Source: tem_1 (FF)
Destination: tem_1 (FF)
Requirement: 5.000ns
Data Path Delay: 3.968ns (Levels of Logic = 2)

Clock Path Skew: 0.000ns
Source Clock: clk_BUFGP rising at 0.000ns
Destination Clock: clk_BUFGP rising at 5.000ns
Clock Uncertainty: 0.000ns

Data Path: tem_1 to tem_1
Location Delay type Delay(ns) Physical Resource
Logical Resource(s)
------------------------------------------------- -------------------
SLICE_X20Y58.YQ Tcko 0.626 tem<0>
tem_1
SLICE_X20Y63.F3 net (fanout=3) 0.967 tem<1>
SLICE_X20Y63.X Tilo 0.529 tem_or0000_map4
tem_or00007
SLICE_X21Y63.F3 net (fanout=1) 0.014 tem_or0000_map4
SLICE_X21Y63.X Tilo 0.479 tem_or0000
tem_or000033
SLICE_X20Y58.SR net (fanout=5) 0.461 tem_or0000
SLICE_X20Y58.CLK Tsrck 0.892 tem<0>
tem_1
------------------------------------------------- ---------------------------
Total 3.968ns (2.526ns logic, 1.442ns route)

1.不明白为什么会source和destination都是tem_1?
2.Physical Resource和 Logical Resource(s)分别表示什么?其下对应的tem<0>
和 tem_1又是什么?
3. 类似SLICE_X20Y58.YQ是fpga中的实体名称吧,在ISE中的什么地方可以查看它的具体位置?
4.Tsrck是什么延时?其它几个单击鼠标都有链接,只有这个没反应?
5.如果发现Tcko很大而影响了整体delay,有没有方法提高?
6.如果发现扇出太大而导致延时过长,有没有方法提高?

谢谢大家帮忙!
返回列表