首页
|
新闻
|
新品
|
文库
|
方案
|
视频
|
下载
|
商城
|
开发板
|
数据中心
|
座谈新版
|
培训
|
工具
|
博客
|
论坛
|
百科
|
GEC
|
活动
|
主题月
|
电子展
注册
登录
论坛
博客
搜索
帮助
导航
默认风格
uchome
discuz6
GreenM
»
测试测量
» 可降低下一代IC测试成本的确定性逻辑内置自测技术
返回列表
回复
发帖
发新话题
发布投票
发布悬赏
发布辩论
发布活动
发布视频
发布商品
可降低下一代IC测试成本的确定性逻辑内置自测技术
发短消息
加为好友
yuyang911220
当前离线
UID
1029342
帖子
9914
精华
0
积分
4959
阅读权限
90
在线时间
286 小时
注册时间
2014-5-22
最后登录
2017-7-24
论坛元老
UID
1029342
性别
男
1
#
打印
字体大小:
t
T
yuyang911220
发表于 2016-12-24 15:21
|
显示全部帖子
可降低下一代IC测试成本的确定性逻辑内置自测技术
集成电路
,
电子产品
,
微处理器
,
计算机
,
下一代
20世纪70年代随着微处理器的出现,计算机和半导体供应商逐渐认识到,集成电路需要在整个制造过程中尽可能早地进行测试,因为芯片制造缺陷率太高,不能等到系统装配好后再测试其功能是否正确,所以在IC做好之后就应对它进行测试,一般在自动测试设备上采用仿真完整系统激励和响应的功能测试方案进行。
功能测试使制造过程更加经济高效,因为可以保证装配好的电路板和系统都是由已知完好的部件构成,所以成品工作正常的可能性更高。功能测试代表了第一代IC测试,广泛应用了近二十年。随着电子产品越来越复杂专业,专用集成电路(ASIC)成为数字测试的重点,这种电路的开发周期更短,需要新的测试方法。
20世纪90年代初期,创建一套能满足缺陷覆盖率水平的功能测试方案成本非常高昂,而且开发工作单调乏味,此时扫描测试显示出明显的优势,它具有可预测覆盖范围自动测试方案生成(ATPG)功能。与集成可测性设计(DFT)合在一起,设计人员能于设计早期保证其设计是高度可测的,且满足严格的质量要求,没有过多技术性工作,也不会造成计划延迟。在过去十年,这种从功能测试到扫描测试的转变代表IC测试走向了第二代。
新型系统级芯片测试方法
如今整个系统都能放在一个芯片上,百万门SoC产生的新挑战带来了对第三代数字测试的需求。最根本的问题与经济效益有关,即设计人员和测试工程师应如何应用扫描测试,既达到可预测高覆盖率,同时制造成本低且对设计影响最小?之所以有这种要求的原因之一是如果要实现高覆盖率测试,扫描测试的数据量将急剧增长。决定扫描测试数据的因素包括:
·扫描状态元件总数
·目标故障位置总数
·被测故障模式的数量和复杂度
上述每个因素都会随新一代硅片工艺技术进步而使最后的数据量大幅增加。把这些因素与芯片I/O的数量限制和速度增长,以及ATE通道的物理约束结合起来考虑时,会发现扫描测试时间和成本都将呈指数增长。
确定性逻辑内置自测结构
Synopsys确定性逻辑内置自测(DBIST)是高级系统级芯片测试DFT Compiler SoCBIST的一个很重要的功能,是一种有效数字逻辑测试方法,能提高测试质量,减少测试对设计人员的影响。它可以降低下一代集成电路测试成本,提高未来更大更复杂SoC设计的总体质量。
SoCBIST对一次通过测试综合方案DFT Compiler进行了扩展,使设计人员在其设计中可直接实施可预测逻辑内置自测(BIST),而不会影响设计的功能、时序或电源要求。DBIST提供了一整套功能强大的BIST设计规则检测(DRC)、综合、集成、方案生成、验证及诊断能力。
图1是Synopsys确定性逻辑BIST的基本结构,它利用已有的逻辑BIST概念和技术实现下面几个基本目标:
·支持大量并行内部扫描链路,从而将测试时间缩短至少一个数量级;
·把扫描测试数据编码成BIST晶种(seed)与符号,使测试数据量减少几个数量级;
·大幅减少所需测试引脚数。
尽管可以考虑其它更简单的扫描压缩技术,但都不能像逻辑BIST那样降低整个测试成本。此外,逻辑BIST是未来测试复用和移植的理想环境,它可使为某一内核/模块开发的测试也能应用于SoC/芯片级、板级和系统级测试当中。
传统逻辑BIST解决方案已出现多年,但仍因为若干根本问题没有得到广泛的应用,包括:
·工具仍限定在设计流程,而不是一个综合解决方案;
·覆盖率取决于随机逻辑BIST,这导致不可预测的设计影响和更低的测试质量;
·测试依赖于长时间自测,相对于在昂贵的ATE上的制造测试效率很低,只能预计故障检测率;
·诊断成为事后诸葛亮,需要专用ATE接口,不能提供完整的信息确定缺陷的位置。
集成确定性逻辑BIST流程
图2是DBIST流程的主要步骤,和扫描DFT相比只额外多了几步,设计或测试开发工艺中没有引入新的迭代过程。该流程的关键是一组定义明确的逻辑BIST规则,作为寄存器转移级(RTL)规则检查基础和与RTL综合集成在一起的自动化规则冲突解决机制,DFT Compiler为扫描特性提供大量支持,所以DBIST方法对于现有大多数扫描流程只需要有一些简单的增强即可。在综合模块水平上,增加的逻辑BIST规则只用于能传播X值到符号分析仪的未控制节点,在其它扫描单元完成综合后,对冲突节点提供全面的测试节点可控性;在顶层上,未连接到ATE进行DBIST测试的芯片引脚通过附加封包扫描单元对观察进行控制。与传统逻辑BIST不同的是,无需增加测试点就可提高随机方案抵抗逻辑的可控性和可观察性。
在设计顶层,DBIST控制器自动由DFT COMPILER合成、插入并连接到带DBIST的模块测试引脚上。为支持更大型设计,DFT Compiler可以使用扫描插入和带DBIST模块的“只测”模型,这些只测模型提供的容量几乎无限,大大缩短了顶级DBIST综合的运行时间。DBIST控制器几乎不需要用户输入,可自动配置用于最后内部扫描链路结构,其流程是透明的,它处于DBIST解决方案的中心并帮助得到最后的结果。
DBIST控制器利用若干标准逻辑BIST元件实现高度优化测试系统,这些单元包括:
·一个或以上伪随机方案发生器(PRPG),每个都由一个很宽的线性反馈位移寄存器(LFSR)和并行影子寄存器组成,以使晶种再植最优;
·一个或以上移相器,为内部扫描链路输入提供统计独立的PRPG值;
·一个或以上压缩器,把内部扫描链路输出数减少到1/4;
·一个或以上多输入记号寄存器(MISR)以收集测试响应;
·一个DBIST状态机和相关计数器。
除了所需逻辑BIST功能外,DBIST还支持4个单独测试模式用于完整的制造测试程序:
1. 常规DBIST测试模式——内部扫描链路数据来自于PRPG,扫描链路输出到MISR。
2. 常规扫描测试模式——内部扫描链路绕过DBIST控制器,重新设置为数量更少直接连到芯片引脚的扫描链路,该模式对于小型扫描测试很有用,如IDDQ和路径延迟方案。
3. DBIST控制器测试模式——DBIST控制器里的状态元件重新设置为直接连接到芯片引脚的扫描链,允许DBIST控制器高覆盖范围测试。
4. DBIST诊断模式——内部扫描链路数据来自于PRPG,但是扫描链路输出绕过MISR功能,这样捕捉的数据能直接卸载并在MISR输出端取样。
创建完整带有DBIST设计的最后一步很容易被忽视,但它与前面的步骤一样重要。在这一步中,DFT Compiler为所有DBIST控制器测试模式创建DBIST测试协议。这些协议为TetraMAX生成的DBIST方案提供全面控制和时序信息,同时要求能识别DBIST测试结构和正确实施全面的顶级DBIST DRC。图3是采用IEEE标准测试接口语言(STIL)句法做成的DBIST测试协议文本样本。
可预测高测试覆盖率
正如DFT Compiler可以确定提供带DBIST的设计一样,TetraMAX ATPG可以确定生成有效的DBIST测试方案,提供和扫描一样高的覆盖率,这样的范围只能通过赋予PRPG状态初始化外部数值才能可靠实现。和扫描测试方案一样,TetraMAX ATPG关注多种故障,并只设定所需的关注数据位(care bit)来检测这些故障。与用随机数填满剩余非关注位的扫描方案不同的是,DBIST方案的非关注位来自于PRPG,关注位用于计算PRPG晶种。
只要DBIST方案的关注位少于PRPG状态位,就能解线性方程以找到PRPG外部值,这样就能生成带有全部所需关照位集的方案。从一些用户电路收集到的数据表明,在256和512比特之间的PRPG生成方案与扫描相比覆盖范围没有缩小。与扫描一样,TetraMAX将用故障模拟PRPG生成的全部DBIST方案,反映非确定值附加测试覆盖范围。TetraMAX Verilog模拟测试台完全支持针对正常芯片模式的DBIST方案验证。
该技术不仅适用于粘着性故障测试,而且适用于确定性转换故障方案。DBIST结构允许两个没有ATE外部信号变化的全速周期,不用最后位移发射和捕捉时钟脉冲。这种试验比传统扫描或逻辑BIST试验具有更高深亚微米缺陷覆盖率,而且不会使全速逻辑BIST耗用太多功率。DBIST形成的巨大空间保证了以最少附加成本也能应用高覆盖范围转换故障方案。
减少测试数据量和测试时间
确定性逻辑BIST PRPG晶种不仅能够提供确定范围,还有一种更加有效的方法存储和传输ATPG激励。例如100K扫描单元大型设计要求每个扫描方案有100K输入数据位,但每个DBIST方案却只需不到500个输入数据位即可,输出端数据减少得更多,因为不用为每个扫描方案存储100K~200K预期输出数据,这些比特在与预计反应比较之前,先被压缩到多个方案的128位符号中。
减少测试时间依靠两个基本技术,第一个是DBIST结构只用很少外接测试引脚的大量并行内部扫描链路。增加传统扫描并行扫描链路数成本很高,因为每增加一个扫描链路需要增加两个测试引脚和ATE通道。在默认情况下,DBIST使用512个内部扫描链,虽然支持的数量有些不同。对于缺省配置,大约需要20个外接测试引脚,尽管DBIST控制器可以专门配置为只使用6个外接引脚。
第二个技术是对PRPG并行重新赋值。如果内部扫描链路转换要等待PRPG赋值后才能完成,那么测试时间和扫描相比不会缩短多少,可在当前方案转换到内部扫描链路的同时把下一值赋予PRPG并行阴影寄存器里,测试时间是最长内部扫描链路长度的函数。
失效诊断
如果没有准确的失效诊断,DBIST就不是一个完整的制造测试解决方案。诊断逻辑BIST测试一个不可避免的问题是,捕捉到的反应被压缩到一个只包括通过/失败信息的符号寄存器里。尽管失效扫描方案也能显示哪个扫描单元与期望值不匹配,但失效DBIST方案需要更为复杂的分析。与其它DBIST特性一样,DBIST诊断法支持TetraMAX中准确扫描诊断的现有特性。当数据失配的DBIST失效被隔离到内部扫描单元后,也能同样采用发现失败扫描方案缺陷位置的技术。
由于内部扫描单元预期反应数据不包含在DBIST方案里,所以必须收集一组DBIST方案的未压缩反应,然后使用TetraMAX模拟这些方案并判别失配的扫描单元。为整组DBIST方案收集未压缩反应在很多标准ATE上是不实际的,幸运的是,多数缺陷只需采用几个失效方案失配就可准确隔离。
为有效鉴别失效方案,DBIST方案组织成带间隔的形式,在每次间隔结束时比较MISR符号差。缺省条件下,DBIST间隔之间有32个方案(32个内部扫描负载和捕捉),所以DBIST诊断采用的是两次通过流程。在第一次通过时失效的符号差鉴别出失效间隔,在第二次通过时,电路设置为DBIST诊断模式,重新运行一个或更多失效间隔,未压缩的反应收集到ATE上让TetraMAX处理。这种数据收集不需要ATE有特殊性能,只要有足够存储32个方案的扫描单元数据捕捉存储器即可。
本文结论
目前的设计人员和测试工程师被迫在设计流程和制造成本之间进行权衡,改善一个可能会牺牲另一个。应用确定性逻辑BIST后,DFT Compiler SoCBIST可把减少测试成本的技术集成到业界熟悉设计流程中,使得以最低成本获得最高测试质量,并对设计人员的影响最小。
收藏
分享
评分
继承事业,薪火相传
回复
引用
订阅
TOP
返回列表
ARM
电商论坛
Pine A64
资料下载
方案分享
FAQ
行业应用
消费电子
便携式设备
医疗电子
汽车电子
工业控制
热门技术
智能可穿戴
3D打印
智能家居
综合设计
示波器技术
存储器
电子制造
计算机和外设
软件开发
分立器件
传感器技术
无源元件
资料共享
PCB综合技术
综合技术交流
EDA
MCU 单片机技术
ST MCU
Freescale MCU
NXP MCU
新唐 MCU
MIPS
X86
ARM
PowerPC
DSP技术
嵌入式技术
FPGA/CPLD可编程逻辑
模拟电路
数字电路
富士通半导体FRAM 铁电存储器“免费样片”使用心得
电源与功率管理
LED技术
测试测量
通信技术
3G
无线技术
微波在线
综合交流区
职场驿站
活动专区
在线座谈交流区
紧缺人才培训课程交流区
意见和建议