首页
|
新闻
|
新品
|
文库
|
方案
|
视频
|
下载
|
商城
|
开发板
|
数据中心
|
座谈新版
|
培训
|
工具
|
博客
|
论坛
|
百科
|
GEC
|
活动
|
主题月
|
电子展
注册
登录
论坛
博客
搜索
帮助
导航
默认风格
uchome
discuz6
GreenM
»
富士通半导体单片机乐园
» 请问,仿真时如何将相应的 Cycle 和 Step 转化为相应的时间量?
返回列表
回复
发帖
发新话题
发布投票
发布悬赏
发布辩论
发布活动
发布视频
发布商品
请问,仿真时如何将相应的 Cycle 和 Step 转化为相应的时间量?
发短消息
加为好友
Peja
当前离线
UID
161397
帖子
21
精华
0
积分
125
阅读权限
20
在线时间
0 小时
注册时间
2007-5-24
最后登录
2007-10-23
注册会员
UID
161397
性别
男
1
#
Peja
发表于 2007-6-29 15:18
|
显示全部帖子
step是步数,没有办法转换成时间。
除了晶振以外,还有其它的因素会影响指令时钟,比如三种时间的选择,pll,mainclock,subclock;
有一些芯片,还有指令时间的选择寄存器。
例如MB90F387,选择PLL CLOCK时,安你的条件:Tclk = 62.5ns,直接是Tclk*Cycle就是相应的时间了。
回复
引用
TOP
返回列表
PCB综合技术
电商论坛
Pine A64
资料下载
方案分享
FAQ
行业应用
消费电子
便携式设备
医疗电子
汽车电子
工业控制
热门技术
智能可穿戴
3D打印
智能家居
综合设计
示波器技术
存储器
电子制造
计算机和外设
软件开发
分立器件
传感器技术
无源元件
资料共享
PCB综合技术
综合技术交流
EDA
MCU 单片机技术
ST MCU
Freescale MCU
NXP MCU
新唐 MCU
MIPS
X86
ARM
PowerPC
DSP技术
嵌入式技术
FPGA/CPLD可编程逻辑
模拟电路
数字电路
富士通半导体FRAM 铁电存储器“免费样片”使用心得
电源与功率管理
LED技术
测试测量
通信技术
3G
无线技术
微波在线
综合交流区
职场驿站
活动专区
在线座谈交流区
紧缺人才培训课程交流区
意见和建议