首页
|
新闻
|
新品
|
文库
|
方案
|
视频
|
下载
|
商城
|
开发板
|
数据中心
|
座谈新版
|
培训
|
工具
|
博客
|
论坛
|
百科
|
GEC
|
活动
|
主题月
|
电子展
注册
登录
论坛
博客
搜索
帮助
导航
默认风格
uchome
discuz6
GreenM
»
FPGA/CPLD可编程逻辑
» G.703通讯
返回列表
回复
发帖
发新话题
发布投票
发布悬赏
发布辩论
发布活动
发布视频
发布商品
G.703通讯
发短消息
加为好友
boyfly
当前离线
FPGA/CPLD版主
UID
72852
帖子
230
精华
1
积分
1030
阅读权限
70
在线时间
0 小时
注册时间
2003-5-16
最后登录
2013-5-16
金牌会员
UID
72852
性别
男
1
#
boyfly
发表于 2006-3-10 08:53
|
显示全部帖子
我看到了你给我的短信,cmi编码比较的简单,主要是解码侧如何确定哪2个bit是一个信息码,你看一下编码的规则,你可以自己总结出来,收到码元的下降沿就是一个完整码元的界限(这是自己从编码中找出的规律,不知道正规的cmi解码芯片是不是也是这样做的),你看1是编码成11,00,0编码成01,那么下降沿只能是11到00,或者01到00,这样就判定了码元界限,剩下的就简单的很了
我是天堂的使者,向我倾诉吧
回复
引用
TOP
发短消息
加为好友
boyfly
当前离线
FPGA/CPLD版主
UID
72852
帖子
230
精华
1
积分
1030
阅读权限
70
在线时间
0 小时
注册时间
2003-5-16
最后登录
2013-5-16
金牌会员
UID
72852
性别
男
2
#
boyfly
发表于 2006-3-10 13:13
|
显示全部帖子
说明一下:
E1线路传输,是用HDB3码,这位兄弟给我发了短信,问CMI编解码怎么做,我就回答在这里了
我是天堂的使者,向我倾诉吧
回复
引用
TOP
发短消息
加为好友
boyfly
当前离线
FPGA/CPLD版主
UID
72852
帖子
230
精华
1
积分
1030
阅读权限
70
在线时间
0 小时
注册时间
2003-5-16
最后登录
2013-5-16
金牌会员
UID
72852
性别
男
3
#
boyfly
发表于 2006-3-14 08:30
|
显示全部帖子
感觉你在作准同步的分复接呢,这个设计虽然比较老了,但是里面的数字锁相环和准同步的分复接还是有些技术的,你多看看书吧
我是天堂的使者,向我倾诉吧
回复
引用
TOP
返回列表
DSP技术
电商论坛
Pine A64
资料下载
方案分享
FAQ
行业应用
消费电子
便携式设备
医疗电子
汽车电子
工业控制
热门技术
智能可穿戴
3D打印
智能家居
综合设计
示波器技术
存储器
电子制造
计算机和外设
软件开发
分立器件
传感器技术
无源元件
资料共享
PCB综合技术
综合技术交流
EDA
MCU 单片机技术
ST MCU
Freescale MCU
NXP MCU
新唐 MCU
MIPS
X86
ARM
PowerPC
DSP技术
嵌入式技术
FPGA/CPLD可编程逻辑
模拟电路
数字电路
富士通半导体FRAM 铁电存储器“免费样片”使用心得
电源与功率管理
LED技术
测试测量
通信技术
3G
无线技术
微波在线
综合交流区
职场驿站
活动专区
在线座谈交流区
紧缺人才培训课程交流区
意见和建议