首页
|
新闻
|
新品
|
文库
|
方案
|
视频
|
下载
|
商城
|
开发板
|
数据中心
|
座谈新版
|
培训
|
工具
|
博客
|
论坛
|
百科
|
GEC
|
活动
|
主题月
|
电子展
注册
登录
论坛
博客
搜索
帮助
导航
默认风格
uchome
discuz6
GreenM
»
FPGA/CPLD可编程逻辑
» 请教VHDL高手,怎么对时钟进行2/3分频
返回列表
回复
发帖
发新话题
发布投票
发布悬赏
发布辩论
发布活动
发布视频
发布商品
请教VHDL高手,怎么对时钟进行2/3分频
发短消息
加为好友
boyfly
当前离线
FPGA/CPLD版主
UID
72852
帖子
230
精华
1
积分
1030
阅读权限
70
在线时间
0 小时
注册时间
2003-5-16
最后登录
2013-5-16
金牌会员
UID
72852
性别
男
1
#
boyfly
发表于 2004-5-25 17:54
|
显示全部帖子
不知道要求高不高!
你可以用一个高速时钟,将高速时钟每4个脉冲扣一个脉冲,然后用再分频!
如:用32m时钟,每4个脉冲扣一个脉冲,然后16分频就可以产生3/4分频了!
我是天堂的使者,向我倾诉吧
回复
引用
TOP
发短消息
加为好友
boyfly
当前离线
FPGA/CPLD版主
UID
72852
帖子
230
精华
1
积分
1030
阅读权限
70
在线时间
0 小时
注册时间
2003-5-16
最后登录
2013-5-16
金牌会员
UID
72852
性别
男
2
#
boyfly
发表于 2004-5-26 08:47
|
显示全部帖子
整数分频一点都不难,我可以给你通用的程序,并且是1:1分频!
不过,如果你对3/4分频后的要求较高,就不好说是不是肯定行了!
要不你用锁相环吧!
压控晶振输出的信号3分频,本地时钟4分频,用处理后两时钟的相位差通过低通滤波器产生控制压控晶振的电压,从而达到同步!
你分别用这两种方法试验一下!第一种比较便宜,第二种会增加成本!
我是天堂的使者,向我倾诉吧
回复
引用
TOP
返回列表
无源元件
传感器技术
测试测量
电商论坛
Pine A64
资料下载
方案分享
FAQ
行业应用
消费电子
便携式设备
医疗电子
汽车电子
工业控制
热门技术
智能可穿戴
3D打印
智能家居
综合设计
示波器技术
存储器
电子制造
计算机和外设
软件开发
分立器件
传感器技术
无源元件
资料共享
PCB综合技术
综合技术交流
EDA
MCU 单片机技术
ST MCU
Freescale MCU
NXP MCU
新唐 MCU
MIPS
X86
ARM
PowerPC
DSP技术
嵌入式技术
FPGA/CPLD可编程逻辑
模拟电路
数字电路
富士通半导体FRAM 铁电存储器“免费样片”使用心得
电源与功率管理
LED技术
测试测量
通信技术
3G
无线技术
微波在线
综合交流区
职场驿站
活动专区
在线座谈交流区
紧缺人才培训课程交流区
意见和建议