首页
|
新闻
|
新品
|
文库
|
方案
|
视频
|
下载
|
商城
|
开发板
|
数据中心
|
座谈新版
|
培训
|
工具
|
博客
|
论坛
|
百科
|
GEC
|
活动
|
主题月
|
电子展
注册
登录
论坛
博客
搜索
帮助
导航
默认风格
uchome
discuz6
GreenM
»
飞思卡尔™半导体(Freescale Semiconductor)
» 用CW+PE,使用RST和BKGD管脚的问题
返回列表
回复
发帖
发新话题
发布投票
发布悬赏
发布辩论
发布活动
发布视频
发布商品
用CW+PE,使用RST和BKGD管脚的问题
发短消息
加为好友
forthlab
当前离线
UID
79007
帖子
44
精华
0
积分
224
阅读权限
30
在线时间
0 小时
注册时间
2002-9-18
最后登录
2010-3-3
中级会员
UID
79007
性别
男
1
#
打印
字体大小:
t
T
forthlab
发表于 2007-10-6 11:01
|
显示全部帖子
用CW+PE,使用RST和BKGD管脚的问题
RST
,
BKGD
使用QG8开发项目,管脚不够,所以将2个不常用的IO设置在PTA5和PTA6,就是BDM的RST和BKGD。
现在的问题是,用CW+PE,那么RST和BKGD管脚就被CPU的bean占用了,我就不能对PTA5和PTA6操作了。
我现在调试的时候不操作这2个管脚,但最后结果是要的。所以出现一个情况是调试的时候将涉及PTA5和PTA6的bean和语句屏蔽,调试过了在打开屏蔽,但由于文件很多,容易出错。
我考虑的一个办法就是定义一个宏#define PE,当PE定义的时候,屏蔽管脚操作,在禁止管脚的bean。不过还是麻烦!容易出错!
我想知道PE的标准解决方案是啥?
收藏
分享
评分
回复
引用
订阅
TOP
发短消息
加为好友
forthlab
当前离线
UID
79007
帖子
44
精华
0
积分
224
阅读权限
30
在线时间
0 小时
注册时间
2002-9-18
最后登录
2010-3-3
中级会员
UID
79007
性别
男
2
#
forthlab
发表于 2007-10-8 21:05
|
显示全部帖子
谢谢版主回帖.我现在就是这么作的.
调试时候,先把项目中所有涉及RST和BKGD管脚bean都disable,相关的的C语句都屏蔽,调试修改后,再打开屏蔽的语句,enable bean,关闭CPU的bean,.....重新编译.问题是文件有好几个,一旦遗漏一步,就是系统将来的bug.而程序现在经常修改.
我觉得CW应该有个推荐操作方法的啊.
回复
引用
TOP
返回列表
FPGA/CPLD可编程逻辑
电源与功率管理
嵌入式技术
MCU 单片机技术
DSP技术
工业控制
PCB综合技术
电商论坛
Pine A64
资料下载
方案分享
FAQ
行业应用
消费电子
便携式设备
医疗电子
汽车电子
工业控制
热门技术
智能可穿戴
3D打印
智能家居
综合设计
示波器技术
存储器
电子制造
计算机和外设
软件开发
分立器件
传感器技术
无源元件
资料共享
PCB综合技术
综合技术交流
EDA
MCU 单片机技术
ST MCU
Freescale MCU
NXP MCU
新唐 MCU
MIPS
X86
ARM
PowerPC
DSP技术
嵌入式技术
FPGA/CPLD可编程逻辑
模拟电路
数字电路
富士通半导体FRAM 铁电存储器“免费样片”使用心得
电源与功率管理
LED技术
测试测量
通信技术
3G
无线技术
微波在线
综合交流区
职场驿站
活动专区
在线座谈交流区
紧缺人才培训课程交流区
意见和建议