首页
|
新闻
|
新品
|
文库
|
方案
|
视频
|
下载
|
商城
|
开发板
|
数据中心
|
座谈新版
|
培训
|
工具
|
博客
|
论坛
|
百科
|
GEC
|
活动
|
主题月
|
电子展
注册
登录
论坛
博客
搜索
帮助
导航
默认风格
uchome
discuz6
GreenM
»
Altera Nios 软核嵌入式处理器
» 关于外设访问的问题?
返回列表
回复
发帖
发新话题
发布投票
发布悬赏
发布辩论
发布活动
发布视频
发布商品
关于外设访问的问题?
发短消息
加为好友
kzw
当前离线
Altera Nios 软核嵌入式处理器版
UID
79720
帖子
2318
精华
0
积分
9621
阅读权限
90
在线时间
1 小时
注册时间
2006-10-11
最后登录
2011-10-11
论坛元老
UID
79720
性别
男
1
#
kzw
发表于 2004-8-20 18:12
|
显示全部帖子
在PIO编程的时候,不知道你注意到没有,有4个寄存器,分别是piodirection,piodata,pioedgecapture,pioedgecapture。你构建的应该是32bit的nios吧,对应的数据宽度当然是32bit,如果不够,从低位开始,这四个寄存器的用法在datasheet上有详细说明和用法,注意一下PIO当输入的中断的用法。
在交流中前进,共同实现nios的应用。
回复
引用
TOP
发短消息
加为好友
kzw
当前离线
Altera Nios 软核嵌入式处理器版
UID
79720
帖子
2318
精华
0
积分
9621
阅读权限
90
在线时间
1 小时
注册时间
2006-10-11
最后登录
2011-10-11
论坛元老
UID
79720
性别
男
2
#
kzw
发表于 2004-8-20 18:16
|
显示全部帖子
第二个问题,我还不是特别明白你的意思,我讲一下我的理解,地址和外设的联系你可以仔细看看一下在inc文件夹下的那个excalibur.h头文件。具体输出影响到那个引脚那要看你怎么对引脚分配,这在qutrtusII里面自己分配,IO可以随便分的。
在交流中前进,共同实现nios的应用。
回复
引用
TOP
返回列表
职场驿站
ARM
FPGA/CPLD可编程逻辑
综合技术交流
LED技术
模拟电路
通信技术
嵌入式技术
消费电子
电商论坛
Pine A64
资料下载
方案分享
FAQ
行业应用
消费电子
便携式设备
医疗电子
汽车电子
工业控制
热门技术
智能可穿戴
3D打印
智能家居
综合设计
示波器技术
存储器
电子制造
计算机和外设
软件开发
分立器件
传感器技术
无源元件
资料共享
PCB综合技术
综合技术交流
EDA
MCU 单片机技术
ST MCU
Freescale MCU
NXP MCU
新唐 MCU
MIPS
X86
ARM
PowerPC
DSP技术
嵌入式技术
FPGA/CPLD可编程逻辑
模拟电路
数字电路
富士通半导体FRAM 铁电存储器“免费样片”使用心得
电源与功率管理
LED技术
测试测量
通信技术
3G
无线技术
微波在线
综合交流区
职场驿站
活动专区
在线座谈交流区
紧缺人才培训课程交流区
意见和建议