基于FPGA的17阶FIR滤波器VHDL代码及说明文档

- UID
- 188458
- 性别
- 男
|
|
|
|
|
|

- UID
- 188484
- 性别
- 男
|
|
|
|
|
|

- UID
- 188531
- 性别
- 男
|
|
|
|
|
|

- UID
- 188543
- 性别
- 女
|
|
|
|
|
|

- UID
- 188724
- 性别
- 男
|
|
|
|
|
|

- UID
- 188875
- 性别
- 男
|
麻烦楼主或是哪个下载了的哥哥发文件给我QQ43740962 谢谢啊!急啊,正在找这方面的资料~~~~~~~! |
|
|
|
|
|

- UID
- 188875
- 性别
- 男
|
楼主太有才了~~~! 这个资料对我很有用啊,看不懂的再来问你。 呵呵 |
|
|
|
|
|

- UID
- 189166
- 性别
- 男
|
|
|
|
|
|

- UID
- 157435
- 性别
- 男
|
|
|
|
|
|

- UID
- 189167
- 性别
- 男
|
|
|
|
|
|

- UID
- 189327
- 性别
- 男
|
|
|
|
|
|

- UID
- 189587
- 性别
- 男
|
|
|
|
|
|

- UID
- 189614
- 性别
- 男
|
[求助]
一、
基于VHDL语言的FIR滤波器设计 1.要求: 1)设计一个线性相位FIR滤波器(17阶); 2)输入8位数据,输出8位数据; 3)设计单独模块要求用VHDL语言,由模块组成滤波器系统可以用VHDL语言,也可以用原理图输入;
4)论文内容包括:FIR滤波器的理论简述;设计方案;模块电路设计;FIR滤波器整体电路;仿真结果;结论。 2.滤波器系数: -18
-12
20
24
-22
-49
23
161
232
161
23
-49
-22
24
20
-12
-18
学生也可以根据需要设计一个实用的数字滤波器。
我的毕业设计要求 请帮帮忙 价钱可以商量 我的QQ号码是:68775887
|
|
|
|
|
|

- UID
- 352870
- 性别
- 男
|
|
|
|
|
|

- UID
- 352870
- 性别
- 男
|
|
|
|
|
|