台积电在本周二(10月16日)的年度大会中,宣布制订了20nm平面、16nm FinFET和2.5D发展蓝图。台积电也将使用ARM的第一款64位元处理器V8来测试16nm FinFET制程,并可望在未来一年内推出首款测试晶片。
台积电与其合作伙伴们表示,用于20nm和16nm FinFET的双重图形技术对晶片设计人员带来了极大挑战。台积电的发展蓝图大致与竞争对手Globalfoundries 类似,都希望能在明年启动20nm制程,2014开始14nm FinFET制程。
台积电的目标提前在2013年11月展开16nm FinFET制程。
一家类比IP供应商表示,该公司首个20nm 设计的模组尺寸太大,让客户感到失望。因此,他们不得不重新设计包括USB模在内的IP──这让他们多花了一年时间──用于处理双重图形,同时将面积减少了25%~30%。
重新设计USB是必要步骤,因为20nm制程仅支援1.8V的电晶体。而USB必须支援5V和3.3V操作电压。
EDA产业的高层表示,现在要比较台积电的16nm FinFET与Globalfoundries 等竞争对手有何异同还言之过早。虽然已经有一些早期测试架构出现,但代工厂们才刚刚针对其FinFET 制程发布早期设计规则手册。
TSMC的16nm FinFET制程在后端部份大致与其20nm high-K金属闸极SoC 制程相同,台积电研发副总经理侯永清(Cliff Hou)对《EE Times》表示。其他公司也预期将采用类似做法,即混合14nm 和16nm FinFET 架构与其后端的20nm 和22nm 制程。
透过将14nm 和16nm FinFET架构与20nm和22nm的后端制程「嫁接」,代工厂的每个技术节点便可望避免复杂和昂贵的三倍或四倍图案微影需求。
Cadence公司针对目标代工厂的自动产生客制设计流程的方式预期将能像电晶体般地处理FinFET。但尽管如此,仍有部份设计师,特别是从事类比和混合讯号模组设计如USB??等的设计师,预计都得为了FinFET重新设计其核心。
台积电的目标是明年1月推出16nm 制程的晶片设计套件,并在1月底以前发布首个功能IP模组,如标准单元和SRAM模组等。该公司自2013年11月起将展开所谓的16nm「风险生产」。在开始生产过后的4~5季后便会开始投产。
FinFET制程与20nm制程一样,都有相同的漏电流特点。但前者可提供高达35%的性能提升,而且相较于20nm制程,总功耗可降低多达35%,侯永清表示。
资讯版权声明:
凡本网注明“来源:电子产品世界”的所有作品,版权均属于电子产品世界,转载请注明“来源:电子产品世界”。违反上述声明者,本网将追究其相关法律责任。 本网转载自其它媒体的信息,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。
|
|
| 内 容: | | 验证码: | | 看不清? </SPAN[/td] | | |
|
| DatasheetIC库存缩略语IC替换
| 企业赞助专区 | |
| FinFET相关问答 | 更多 |
| 台积电相关资讯 | 更多 |
| FinFET相关资讯 | 更多 |
| FinFET相关资料下载 | 更多 |
吉时利公司资源中心
本期推荐《经济有效、高性能的吉时利源和测量方案》电子书。在免费下载的电子指南中,您可以从领先的源和测量集成方案中得到应用建议。您不仅能得到有用的选型指南和产品信息,也能查阅6篇应用笔记。
看推荐视频,得100元京东礼品券
大多数系统设计人员都在其电路中使用了电压基准。虽然很多人都同意“性能有可能最终受限于基准”的说法,但他们常常并不清楚其中的原因。
|
|