Pebble智能手表采用STM32F205RE MCU
- UID
- 871057
- 性别
- 男
|
Pebble智能手表采用STM32F205RE MCU
STM32F20x系列是基于工作频率高达120MHz的高性能ARM®Cortex™-M3 32位RISC内核。 该系列整合了高速嵌入式存储器,Flash存储器和系统SRAM的容量分别高达1M字节和128K字节,高达4K字节的后备SRAM,以及大量连至2条 APB总线、2条AHB总线和1个32位多AHB总线矩阵的增强型I/O与外设。
该系列产品还带有自适应实时存储器加速器(ART加速器™),在高达120MHz的CPU频率下,程序在Flash存储器中运行时,可以实现相当于零等待状态的运行性能。 已经利用CoreMark基准测试对该性能进行了验证。
所有产品均带有3个12位ADC模块、2个DAC模块、1个低功耗RTC、12个通用16位定时器(包括2个用于电机控制的PWM定时器)、2个通用32位定时器。 1个真随机数发生器(RNG)。 所有产品都带有标准与高级通信接口。 新增的高级外设包括1个SDIO、1个增强型灵活静态存储器控制(FSMC)接口(100脚或100脚以上的产品),和1个连接CMOS传感器的照相机接口。 这个系列产品还配置有标准外设。
Pebble智能手表采用TI STM32F205RE 高性能 ARM Cortex-M3 MCU
特点:
内核:使用ARM 32位Cortex™-M3 CPU,自适应实时加速器(ART加速器™)可以让程序在Flash中以最高120MHz频率执行时,能够实现零等待状态的运行性能,内置存储器保护单元,能够实现高达150DMIPS/1.25DMIPS/MHz(Dhrystone 2.1)性能。
存储器
Up to 1 Mbyte of Flash memory
512 bytes of OTP memory
Up to 128 + 4 Kbytes of SRAM
Flexible static memory controller that supports Compact Flash, SRAM, PSRAM, NOR and NAND memories
LCD parallel interface, 8080/6800 modes
时钟、复位和电源管理
From 1.65 to 3.6 V application supply and I/Os
POR, PDR, PVD and BOR
4 to 26 MHz crystal oscillator
Internal 16 MHz factory-trimmed RC (1% accuracy at 25 °C)
32 kHz oscillator for RTC with calibration
Internal 32 kHz RC with calibration
低功耗
Sleep, Stop and Standby modes
VBATsupply for RTC, 20 × 32 bit backup registers, and optional 4 KB backup SRAM
3x12位、0.5μs A/D转换器
up to 24 channels
up to 6 MSPS in triple interleaved mode
2x12位D/A转换器
通用DMA
16-stream DMA controller with centralized FIFOs and burst support
多达17个定时器
Up to twelve 16-bit and two 32-bit timers, up to 120 MHz, each with up to 4 IC/OC/PWM or pulse counter and quadrature (incremental) encoder input
调试模式
Serial wire debug (SWD) & JTAG interfaces
Cortex-M3 Embedded Trace Macrocell™
多达140个具有中断功能的I/O端口:
Up to 136 fast I/Os up to 60 MHz
Up to 138 5 V-tolerant I/Os
多达15个通信接口
Up to 3 × I2C interfaces (SMBus/PMBus)
Up to 4 USARTs and 2 UARTs (7.5 Mbit/s, ISO 7816 interface, LIN, IrDA, modem control)
Up to 3 SPIs (30 Mbit/s), 2 with muxed I2S to achieve audio class accuracy via audio PLL or external PLL
2 × CAN interfaces (2.0B Active)
SDIO interface
高级互连功能
USB 2.0 full-speed device/host/OTG controller with on-chip PHY
USB 2.0 high-speed/full-speed device/host/OTG controller with dedicated DMA, on-chip full-speed PHY and ULPI
10/100 Ethernet MAC with dedicated DMA: supports IEEE 1588v2 hardware, MII/RMII |
|
|
|
|
|