首页
|
新闻
|
新品
|
文库
|
方案
|
视频
|
下载
|
商城
|
开发板
|
数据中心
|
座谈新版
|
培训
|
工具
|
博客
|
论坛
|
百科
|
GEC
|
活动
|
主题月
|
电子展
注册
登录
论坛
博客
搜索
帮助
导航
默认风格
uchome
discuz6
GreenM
»
新品评论
» 高速多端口结构增加SoC性能
返回列表
回复
发帖
发新话题
发布投票
发布悬赏
发布辩论
发布活动
发布视频
发布商品
高速多端口结构增加SoC性能
robin
该用户已被删除
1
#
打印
字体大小:
t
T
robin
发表于 2002-6-12 10:19
|
只看该作者
高速多端口结构增加SoC性能
SoC
,
端口
,
性能
,
结构
五月六日讯,Virage Logic公司的共享存储器能使系统级芯片(SoC)设计增加数据95%,而不增加芯片面积。
采用该公司的基于SRAM的客户面积,速度和功率(ASAP)高速多端口寄存器文件嵌入式存储器,Virage Logic公司推出了一种用在高速SoC设计的共享存储器系统。这种系统的应用推动DSP,NPU或图形芯片的复合应用,有高的吞吐量而不用牺牲硅芯片面积。因为这两点,SoC设计者正在把高度集成的并联或管线结构用在SoC中的快速处理器上。
收藏
分享
评分
回复
引用
订阅
TOP
返回列表
电商论坛
Pine A64
资料下载
方案分享
FAQ
行业应用
消费电子
便携式设备
医疗电子
汽车电子
工业控制
热门技术
智能可穿戴
3D打印
智能家居
综合设计
示波器技术
存储器
电子制造
计算机和外设
软件开发
分立器件
传感器技术
无源元件
资料共享
PCB综合技术
综合技术交流
EDA
MCU 单片机技术
ST MCU
Freescale MCU
NXP MCU
新唐 MCU
MIPS
X86
ARM
PowerPC
DSP技术
嵌入式技术
FPGA/CPLD可编程逻辑
模拟电路
数字电路
富士通半导体FRAM 铁电存储器“免费样片”使用心得
电源与功率管理
LED技术
测试测量
通信技术
3G
无线技术
微波在线
综合交流区
职场驿站
活动专区
在线座谈交流区
紧缺人才培训课程交流区
意见和建议