首页
|
新闻
|
新品
|
文库
|
方案
|
视频
|
下载
|
商城
|
开发板
|
数据中心
|
座谈新版
|
培训
|
工具
|
博客
|
论坛
|
百科
|
GEC
|
活动
|
主题月
|
电子展
注册
登录
论坛
博客
搜索
帮助
导航
默认风格
uchome
discuz6
GreenM
»
消费电子
» 光耦P521及外围电路分析
返回列表
回复
发帖
发新话题
发布投票
发布悬赏
发布辩论
发布活动
发布视频
发布商品
光耦P521及外围电路分析
发短消息
加为好友
cgic666
当前离线
UID
814389
帖子
51
精华
0
积分
26
阅读权限
10
在线时间
3 小时
注册时间
2010-6-24
最后登录
2012-8-9
新手上路
UID
814389
性别
男
1
#
打印
字体大小:
t
T
cgic666
发表于 2012-7-3 16:36
|
只看该作者
光耦P521及外围电路分析
芯片
,
接口
,
电路图
(潮光光耦网整理编辑)2012-06-19
此原理图中使用了三个光耦集成芯片,P521,P521*2,P521*4。总共7个光耦
内部电路图如下:
P521的3脚接地,2脚与DI接口连接,
测试
DCS
系统的DO
反应时间
一脚经过电阻R20,R18后与高电平连接
(此处在
PCB
中没有连接)
电阻R19
起到上拉电阻的作用,使得2
脚默认电平为高。电容作用未知。
4脚与单片机相连,通过RD9电位的高低,判断是否接收到DI信号。
P521*2外围电路如下图,1,3脚被拉高,2,4脚分别与单片机相连,单片机通过2,4脚给出时钟和数据信号,再通过5,7脚传给AD420。AD420的2脚可以提供高电平,电阻A2,R都是上拉电阻
。
此光耦芯片应用在AI测试中,电路通过两个光耦来实现AD420的数字数据写入,进而转化为模拟电流输出,并最终接到本设备的AO接口上。
P521*3外围电路如下图,RB1,RB2,RB3,RB4分别与单片机管脚连接,当按下DI测试按键后,RB1~RB4中的某一路信号电平变为低电平,则DO1~DO4中对应的一路线路导通,此时DCS系统接收到DI信号,此系统开始计时,直到测试鼠标按下,则计时停止。
有四路DO
通道,在测试时使用哪一路,如何选择?
如若转载,请注明来源,潮光光耦网!
收藏
分享
评分
集成光耦网www.tosharp.net
回复
引用
订阅
TOP
返回列表
电商论坛
Pine A64
资料下载
方案分享
FAQ
行业应用
消费电子
便携式设备
医疗电子
汽车电子
工业控制
热门技术
智能可穿戴
3D打印
智能家居
综合设计
示波器技术
存储器
电子制造
计算机和外设
软件开发
分立器件
传感器技术
无源元件
资料共享
PCB综合技术
综合技术交流
EDA
MCU 单片机技术
ST MCU
Freescale MCU
NXP MCU
新唐 MCU
MIPS
X86
ARM
PowerPC
DSP技术
嵌入式技术
FPGA/CPLD可编程逻辑
模拟电路
数字电路
富士通半导体FRAM 铁电存储器“免费样片”使用心得
电源与功率管理
LED技术
测试测量
通信技术
3G
无线技术
微波在线
综合交流区
职场驿站
活动专区
在线座谈交流区
紧缺人才培训课程交流区
意见和建议