首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

TTL电平和CMOS电平总结(2)

TTL电平和CMOS电平总结(2)

9,什么叫做图腾柱,它与开漏电路有什么区别?  
        TTL
集成电路中,输出有接上拉三极管的输出叫做图腾柱输出,没有的叫做OC门。因为TTL就是一个三级关,图腾柱也就是两个三级管推挽相连。所以推挽就是图腾。一般图腾式输出,高电平400UA,低电平8MA
要了解逻辑电平的内容,首先要知道以下几个概念的含义:
        1
:输入高电平(Vih):
保证逻辑门的输入为高电平时所允许的最小输入高电平,当输入电平高于Vih时,则认为输入电平为高电平。
        2
:输入低电平(Vil):保证逻辑门的输入为低电平时所允许的最大输入低电平,当输入电平低于Vil时,则认为输入电平为低电平。
        3
:输出高电平(Voh):保证逻辑门的输出为高电平时的输出电平的最小值,逻辑门的输出为高电平时的电平值都必须大于此Voh
        4
:输出低电平(Vol):保证逻辑门的输出为低电平时的输出电平的最大值,逻辑门的输出为低电平时的电平值都必须小于此Vol
        5
:阀值电平(Vt):数字电路芯片都存在一个阈值电平,就是电路刚刚勉强能翻转动作时的电平。它是一个界于VilVih之间的电压值,对于CMOS电路的阈值电平,基本上是二分之一的电源电压值,但要保证稳定的输出,则必须要求输入高电平>Vih,输入低电平
对于一般的逻辑电平,以上参数的关系如下:
Voh > Vih > Vt > Vil > Vol
  
        6
Ioh:逻辑门输出为高电平时的负载电流(为拉电流)。
        7
Iol:逻辑门输出为低电平时的负载电流(为灌电流)。
        8
Iih:逻辑门输入为高电平时的电流(为灌电流)。
        9
Iil:逻辑门输入为低电平时的电流(为拉电流)。
门电路输出极在集成单元内不接负载电阻而直接引出作为输出端,这种形式的门称为开路门。开路的TTLCMOSECL门分别称为集电极开路(OC)、漏极开路(OD)、发射极开路(OE),使用时应审查是否接上拉电阻(OCOD门)或下拉电阻(OE门),以及电阻阻值是否合适。对于集电极开路(OC)门,其上拉电阻阻值RL应满足下面条件:
1): RL< VCCVoh/n*Iohm*Iih
2):RL> VCCVol/Iolm*Iil
其中n:线与的开路门数;m:被驱动的输入端数。
继承事业,薪火相传
返回列表