题 目: SPWM信号发生器的VLSI实现 本毕业设计(论文)课题任务的内容和要求(包括原始数据、技术要求、工作要求等):研究SPWM原理,设计出一个SPWM发生器的算法,利用Verilog-HDL(Verilog硬件描述语言)设计出这个SPWM发生器算法,并用model-sim软件仿真,并用谐波分析的方法和模拟生成的结果进行分析对照,最后由Xilinx的CPLD硬件实现之。需要学习Verilog-HDL语言,熟悉Xilinx的开发环境ISE和内嵌的仿真软件model-sim,学会将写好的Verilog-HDL编译,综合并下载到评估板上,并能分析输出结果。对本毕业设计(论文)课题成果的要求〔包括毕业设计论文、图表、实物样品等〕:1.设计SPWM的数字算法;2.用Verilog-HDL语言描述该算法,并实现;下载到Xilinx的评估板上验证,并与模拟产生的SPWM波形进行比较。这个设计有很多东西以前都没有学过,做起来可吃力了,有谁能帮帮我啊。 对本毕业设计(论文)课题成果的要求〔包括毕业设计论文、图表、实物样品等〕:1.设计SPWM的数字算法;2.用Verilog-HDL语言描述该算法,并实现;下载到Xilinx的评估板上验证,并与模拟产生的SPWM波形进行比较。这个设计有很多东西以前都没有学过,做起来可吃力了,有谁能帮帮我啊。
[此贴子已经被作者于2007-4-28 11:50:42编辑过] |