首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

关于ALTERA PLL的那些事

关于ALTERA PLL的那些事

Altera的PLL包括其他的核用的时候并没有深究细节设置,有点像傻瓜配置一样,拿来即用。新近一个关于用FPGA实现TDC的项目不得不让我去深究ALTERA的PLL,慢慢地扒吧,希望扒完后能对PLL有不同的理解,前面有篇从ALTERA官方网站扒来关于PLL的basic介绍的E文,基本解释了什么PLL的问题。
1. Determine the PLL Lock Range
PLL的user guide上有这么一节,意思是PLL的输入有个锁定范围。应该是当你对PLL的参数设定以后QuartusII软件编译完之后会给出这样的配置PLL的输入范围,具体数值可以从编译报告里查到(图1).也就是说如果不更改配置的情况下,改变PLL的输入频率有可能导致PLL失锁的。


图1 PLL锁定所要求的输入范围


2. Expand thePLL Lock Range
扩展PLL的锁定频率范围。我在想什么样的应用需要不断的更改输入时钟频率且又不能更改PLL的设置后重新编译工程呢?:)。比如图1是我在设置输入频率为100Mhz时得到PLL的锁定范围,也就是说当输入时钟小于95MHz或者大于168Mhz的时候会有问题。user guide上介绍了一个扩展此范围的方法,比较繁杂这里不详细介绍,查user guide可以找到(主要是俺觉得没什么必要吧,除非编译完了以后你发现你的输入频率非常接近某个临近值,这时候确实需要扩展,因为时钟比较存在jitter和drift的)。

3. Phase Shift
PLL的输出相位可以指定,最小相移是八分之一个VCO周期。
4. Advance Features
PLL有些高级属性只在高端的片子里才有,注意阅读器件手册,这里只列出有哪些高级属性:gated lock, clock switchover, spread spectrum clocking, and post-scale counter cascading.
5. Programmable Bandwidth
我单独列出这个高级属性,是因为user guide里关于PLL的bandwidth的定义,即“The PLL bandwidth is defined as the ability of the PLL to track the input clock and jitter.” 我一直在查找ALTERA的PLL的输出(我指的PLL的core output)的jitter,手册给出的似乎只是PLL的输出到FPGA外部的jitter,如图2所示。
PLL的输出相位可以指定,最小相移是八分之一个VCO周期!
返回列表