首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

stm32开发板开发笔记开发板jlink烧录

stm32开发板开发笔记开发板jlink烧录

关键字: stm32  jlink烧录 开发板上留出了jtag烧录口,引出了TCK测试时钟,TDI测试数据串行输入,TMS测试模式选择,TDO测试数据串行输出, NJTRST测试系统复位信号
如图所示:


nRST是接芯片的复位脚,板上的实物是20针的JTAG接口
20针JTAG接口1 VTref   目标板参考电压,接电源
2 VCC   接电源
3 nTRST   测试系统复位信号
4、6、8、10、12、14、16、18、20  GND 接地
5 TDI   测试数据串行输入
7 TMS   测试模式选择
9 TCK   测试时钟
11 RTCK  测试时钟返回信号//  这个没有接
13 TDO   测试数据串行输出
15 nRESET 目标系统复位信号
17 、 19 NC  未连接

关于目标系统复位信号和测试系统复位信号
测试系统其实指的是目标板上JTAG扫描链中各个芯片中TAP测试访问端口和边界扫描单元等,nTRST也就是指复位TAP测试访问端口,不复位芯片逻辑。而目标系统就是目标板上除了测试功能以外的正常逻辑了。nRESET连接FPGA的PROG_B(复位配置逻辑电路,但是这时的复位是由上位PC机使用控制软件通过JTAG电缆或控制器来控制的,条件缺一不可。这是以FPGA为例子讲的,大概懂了。
nrst引脚通过一个电容到地。
nrst引脚内部是通过一个永久的上拉电阻上拉,如果下来就是复位,这里的电容起到滤波的作用,防止复位。


所以这个开发板要想用jlink烧录的话,插入电源才能烧录
返回列表