基于FPGA的2.45G RFID阅读器基带系统设计,硬件原理、框图
 
- UID
- 863084
|
基于FPGA的2.45G RFID阅读器基带系统设计,硬件原理、框图
项目背景及可行性分析
项目名称:基于FPGA的2.45G RFID阅读器基带系统设计。
项目的主要内容:主要实现基带信号处理与信息管理。具体包括:曼彻斯编码、米勒解码、GMSK调制/解调、BPSK解调/解调、防碰撞算法、网络接口协议。
目前的进展情况:已经实现基于DSP的基带信号处理模块,基于ARM嵌入式系统的RFID中间件和网络接口,以及射频模块。下一步工作是开发基于FPGA的基带信号处理模块,以替代DSP信号处理模块,并针对特定的系统的要求对已有系统进行扩充和修改。
关键技术:(1)多种调制/解调技术的FPGA实现;(2)对多普勒频移的数字补偿方法;(3)RFID协议兼容。
本项目的创新点:
- 使用单片FPGA实现基带功能,降低产品成本。
- 使用数字多普勒频移补偿的方法,提高系统对高速运动物体的识别能力。
一方面,2.45GHz RFID已经有国际标准——ISO18000-4协议,在这个频段上的应用已经非常广泛,有许多相关的芯片及解决方案可供选择和参考;第二方面,FPGA在无线信号的处理上已经有相当的成功案例,总体而言,该方面的技术是成熟和可靠的。 |
|
|
|
|
|