首页
|
新闻
|
新品
|
文库
|
方案
|
视频
|
下载
|
商城
|
开发板
|
数据中心
|
座谈新版
|
培训
|
工具
|
博客
|
论坛
|
百科
|
GEC
|
活动
|
主题月
|
电子展
注册
登录
论坛
博客
搜索
帮助
导航
默认风格
uchome
discuz6
GreenM
»
FPGA/CPLD可编程逻辑
» 如何使用Xilinx UltraScale SelectIO预加强和CTLE解决在PCB上的信号完整性问题
返回列表
回复
发帖
发新话题
发布投票
发布悬赏
发布辩论
发布活动
发布视频
发布商品
如何使用Xilinx UltraScale SelectIO预加强和CTLE解决在PCB上的信号完整性问题
发短消息
加为好友
pengpengpang
(pengpengpang)
当前离线
UID
1023229
帖子
6106
精华
0
积分
3055
阅读权限
90
来自
中国
在线时间
156 小时
注册时间
2013-12-20
最后登录
2016-7-3
论坛元老
UID
1023229
来自
中国
1
#
打印
字体大小:
t
T
pengpengpang
发表于 2014-7-29 23:31
|
只看该作者
如何使用Xilinx UltraScale SelectIO预加强和CTLE解决在PCB上的信号完整性问题
发射器
,
接收器
,
收发器
,
如何
作者:Steve Leibson, 赛灵思战略营销与业务规划总监
从高速信号来看,印刷电路板印制线是低通滤波器,降低了信号的完整性,并加剧ISI (
码间干扰
)。SerDes收发器早已使用补偿电路,包括发射器预加重和接收器CTLE (连续时间线性均衡)解决高速、多Gbps链路等的SI(信号完整性)问题。系统性能不断升级,越来越多的芯片到芯片,和板对板信号出现SI和ISI问题。高速DDR4 SDRAM就是这样的芯片,出现了SI问题,还有许多其他器件也出现了SI问题。因此,
Xilinx 20nm UltraScale FPGA
在每个SelectIO引脚(不只在SerDes端口上)的发射端加上预加重,接收端实现CTLE功能以应对SI及ISI问题。
要了解Xilinx UltraScale新用户指南中的SelectIO新型功能,可查阅“
UltraScale Architecture SelectIO Resources
”,也可以查看新视频,迅速了解SelectIO新功能。以下:
原文链接:
http://forums.xilinx.com/t5/Xcell-Daily-Blog/New-video-shows-you-how-to-...
© Copyright 2014 Xilinx Inc.
如需转载,请注明出处
收藏
分享
评分
记录学习中的点点滴滴,让每一天过的更加有意义!
回复
引用
订阅
TOP
返回列表
电商论坛
Pine A64
资料下载
方案分享
FAQ
行业应用
消费电子
便携式设备
医疗电子
汽车电子
工业控制
热门技术
智能可穿戴
3D打印
智能家居
综合设计
示波器技术
存储器
电子制造
计算机和外设
软件开发
分立器件
传感器技术
无源元件
资料共享
PCB综合技术
综合技术交流
EDA
MCU 单片机技术
ST MCU
Freescale MCU
NXP MCU
新唐 MCU
MIPS
X86
ARM
PowerPC
DSP技术
嵌入式技术
FPGA/CPLD可编程逻辑
模拟电路
数字电路
富士通半导体FRAM 铁电存储器“免费样片”使用心得
电源与功率管理
LED技术
测试测量
通信技术
3G
无线技术
微波在线
综合交流区
职场驿站
活动专区
在线座谈交流区
紧缺人才培训课程交流区
意见和建议