首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

FPGA之ARM内核的板级仿真方案续

FPGA之ARM内核的板级仿真方案续




在之前的一篇博客里面我大概谈了一些板级仿真的方案,接下来我就说一些具体的方案的实现方法:
这个方法是这样的,我要输入16位的指令,但是指令是16位的,所以为了满足这个需求,每一条指令都需要进行两次读入。先把第一次的输入存起来,接着就可以把第二次的输入再加上去。这样就可以选择要读入的数据了,读入的数据就在一个信号触发下输入进去CPU。接着CPU执行里面的数据,就可以得到结果。接着为了显示结果,就把需要用到LED,所以这时候就需要显示结果。那么根据FPGA特性,这里需要知道的就是FPGA只能够显示同一个数据,这里采用了一些特别的方法来使得看起来是显示了四个数据,其实是采用了人的眼睛的视觉停留效应。在一定间隔显示这一个数字而且只在那一格。接着下一个时间显示另外一个数字在另外一格,这样跟人看起来就是四个数字。






记录学习中的点点滴滴,让每一天过的更加有意义!
返回列表