首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

基于FPGA的Intilop TCP硬件加速器管理16K并行的TCP协议

基于FPGA的Intilop TCP硬件加速器管理16K并行的TCP协议

作者:Steve Leibson, 赛灵思战略营销与业务规划总监
Intilop 刚刚发布了一种可用的TCP硬件加速器(一种TCP减负引擎,简称TOE)——可以管理16K并行的TCP通信——将移植在Alpha Data ADM-PCIE-7V3 卡上进行测试,该卡使用了Xilinx 的Virtex-7 VX690T 型号的FPGA。


基于Xilinx Virtex-7 VX690T FPGA的Alpha Data ADM-PCIE-7V3 卡

这种加速器可以提供ultra-low-latency 协议(77ns),线加速度达到了10G,比基于软件的TCP实现方式快了几个数量级。 Intilop 主要是看准这个加速器在大数据方面的应用,包括云计算、网络安全、电信、政府和企业的服务器。用户只要使用一种“超级简单”的FIFO接口连接到TCP硬件加速器来设置好自己的硬件IP就行了。
原文链接: http://forums.xilinx.com/t5/Xcell-Daily-Blog/Intilop-s-FPGA-based-TCP-Ha...
记录学习中的点点滴滴,让每一天过的更加有意义!
返回列表