首页
|
新闻
|
新品
|
文库
|
方案
|
视频
|
下载
|
商城
|
开发板
|
数据中心
|
座谈新版
|
培训
|
工具
|
博客
|
论坛
|
百科
|
GEC
|
活动
|
主题月
|
电子展
注册
登录
论坛
博客
搜索
帮助
导航
默认风格
uchome
discuz6
GreenM
»
FPGA/CPLD可编程逻辑
» 基于FPGA的Intilop TCP硬件加速器管理16K并行的TCP协议
返回列表
回复
发帖
发新话题
发布投票
发布悬赏
发布辩论
发布活动
发布视频
发布商品
基于FPGA的Intilop TCP硬件加速器管理16K并行的TCP协议
发短消息
加为好友
pengpengpang
(pengpengpang)
当前离线
UID
1023229
帖子
6106
精华
0
积分
3055
阅读权限
90
来自
中国
在线时间
156 小时
注册时间
2013-12-20
最后登录
2016-7-3
论坛元老
UID
1023229
来自
中国
1
#
打印
字体大小:
t
T
pengpengpang
发表于 2014-12-15 15:04
|
只看该作者
基于FPGA的Intilop TCP硬件加速器管理16K并行的TCP协议
加速器
,
硬件
作者:Steve Leibson, 赛灵思战略营销与业务规划总监
Intilop
刚刚发布了一种可用的TCP硬件加速器(一种TCP减负引擎,简称TOE)——可以管理16K并行的TCP通信——将移植在
Alpha Data ADM-PCIE-7V3
卡上进行测试,该卡使用了Xilinx 的Virtex-7 VX690T 型号的FPGA。
基于Xilinx Virtex-7 VX690T FPGA的Alpha Data ADM-PCIE-7V3 卡
这种加速器可以提供ultra-low-latency 协议(77ns),线加速度达到了10G,比基于软件的TCP实现方式快了几个数量级。 Intilop 主要是看准这个加速器在大数据方面的应用,包括云计算、网络安全、电信、政府和企业的服务器。用户只要使用一种“超级简单”的FIFO接口连接到TCP硬件加速器来设置好自己的硬件IP就行了。
原文链接:
http://forums.xilinx.com/t5/Xcell-Daily-Blog/Intilop-s-FPGA-based-TCP-Ha...
收藏
分享
评分
记录学习中的点点滴滴,让每一天过的更加有意义!
回复
引用
订阅
TOP
返回列表
电商论坛
Pine A64
资料下载
方案分享
FAQ
行业应用
消费电子
便携式设备
医疗电子
汽车电子
工业控制
热门技术
智能可穿戴
3D打印
智能家居
综合设计
示波器技术
存储器
电子制造
计算机和外设
软件开发
分立器件
传感器技术
无源元件
资料共享
PCB综合技术
综合技术交流
EDA
MCU 单片机技术
ST MCU
Freescale MCU
NXP MCU
新唐 MCU
MIPS
X86
ARM
PowerPC
DSP技术
嵌入式技术
FPGA/CPLD可编程逻辑
模拟电路
数字电路
富士通半导体FRAM 铁电存储器“免费样片”使用心得
电源与功率管理
LED技术
测试测量
通信技术
3G
无线技术
微波在线
综合交流区
职场驿站
活动专区
在线座谈交流区
紧缺人才培训课程交流区
意见和建议