首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

[求助]帮忙看看这个电路是做什么的。

[求助]帮忙看看这个电路是做什么的。

这是我用的开发板上的一个电路,现在我想依据它来设计自己的板子


碰到这个电路不知道什么用处,大家帮忙看看是用来做什么的。


电路如下:


日初,整装而发;日暮,满载而归。
~~没什么问题啊!你的意思是不是 “原理图上怎么这么多电容放在一起啊,为什么不用一个呢” 这个图是表明,用到了这么多电容,以便于生成材料清单。

实际中这些电容是分布在线路板的各个部分,而不是在一块!
比如每一个集成模块电源引脚,接地引脚之间接一个104电容(104代表0.1uF、105代表1uF)
人要保持斗志,并有疯狂的追求,生活才会精彩! QQ:24387110 手机:13871563876
哦 也就是说这些电容都是接在VDD和GND之间的,只是它们在整个电路的不同部分。
哦 我明白了 谢谢啊!
不过要是我做原理图的时候也必需这么画嘛?
日初,整装而发;日暮,满载而归。
哦 也就是说这些电容都是接在VDD和GND之间的,只是它们在整个电路的不同部分。
哦 我明白了 谢谢啊!
不过要是我做原理图的时候也必需这么画嘛?
日初,整装而发;日暮,满载而归。
To zcllom:
对了 我在书上看到这个好像叫做去耦电容,要单独画在一个子电路中。
日初,整装而发;日暮,满载而归。
哦 也就是说这些电容都是接在VDD和GND之间的
===========================
(还可以有其他管脚用这些电容哦),画在一起的目的是,让电路图更流畅、简洁。

去耦电容是抗干扰信号用的。

====好的高频去耦电容可以去除高到1GHZ的高频成份。陶瓷片电容或多层陶瓷电容的高频特性较好。

====设计印刷线路板时,每个集成电路的电源,地之间都要加一个去耦电容。
====去耦电容有两个作用:
====1、一方面是本集成电路的蓄能电容,提供和吸收该集成电路开门关门瞬间的充
放电能;
====2、另一方面旁路掉该器件的高频噪声。数字电路中典型的去耦电容为0.1uf的去耦电
容有5nH分布电感,它的并行共振频率大约在7MHz左右,也就是说对于10MHz以下的噪声有
较好的去耦作用,对40MHz以上的噪声几乎不起作用。

====1uf,10uf电容,并行共振频率在20MHz以上,去除高频率噪声的效果要好一些。在电源进入印刷板的地方和一个1uf或10uf的去高频电容往往是有利的,即使是用电池供电的系统也需要这种电容。

====每10片左右的集成电路要加一片充放电电容,或称为蓄放电容,电容大小可选10uf。最好不用电解电容,电解电容是两层溥膜卷起来的,这种卷起来的结构在高频时表现为电感,
最好使用胆电容或聚碳酸酝电容。

====去耦电容值的选取并不严格,可按C=1/f计算;即10MHz取0.1uf,对微控制器构成的系统,取0.1~0.01uf之间都可以。
人要保持斗志,并有疯狂的追求,生活才会精彩! QQ:24387110 手机:13871563876
哦 谢谢!
虽然有些深奥,但是还能明白其中奥妙。
日初,整装而发;日暮,满载而归。
这是为了方便看图才这样画的.在布电路板的时候就不是这样了.一些靠近IC的引脚住.如果按电路板那样画原理图的话.那看起来很累的.不过想想.画原理图也是有点讲究的.特别是一点地的表示时.
为理想而奋斗!
画的时候把这些电容都弄到要去耦的有源器件旁边就很清楚了。
返回列表