首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

CD4046组成的具有滞后量的频率比较器电路

CD4046组成的具有滞后量的频率比较器电路

图166所示的频率比较器,使用了两只锁相环芯片CD4046,C1,R1+R2以及引脚9上的电压决定了IC1(900Hz)的频率。C3,R5,R6及引脚9上的电压决定了IC2(1580Hz)的频率。如果Fin低于900Hz,那么Ic1中相位一比较器的输出为高,并通过R4-C2低通滤波器将IC2的禁止输入驱动为高。结果,IC2中的VCO被关断。Fin因此而高于IC2的频率(OH2),所以IC2中的相位一比较器2的P2输出变低,再通过R8-C4低通滤波器得到低电平输出。

返回列表