请高手指教:有关VHDL实现浮点类型加减法运算的问题
- UID
- 134482
- 性别
- 男
|
请高手指教:有关VHDL实现浮点类型加减法运算的问题
小弟是刚做VHDL的,有很多问题不明白,请各位大哥大姐及前辈多多指教!感激不尽!
在做FFT蝶形运算的加减法模块时,对VHDL语言实现二进制浮点类型数加减运算不太明白.
比如32位宽的浮点类型的减法,在运算后尾数的默认位(小数点前的一位'1')相减后为0.如何实现对结果重新规格化?
还有就是在做加法时,每次相加后,两个尾数的默认位相加都有进位,那么结果的指数位就要加1,请问是不是这样实现啊?
请高手大XIA不吝赐教,感激不尽! |
|
|
|
|
|