首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

基于FPGA的时钟数据恢复电路的设计实现(2)

基于FPGA的时钟数据恢复电路的设计实现(2)

   2.2 最佳采样相位判决
    最佳采样相位判决模块的功能是通过检测采样数据中跳变沿的位置,判决当前数据最佳的采样相位,原理如图3所示。

图3 最佳采样相位判决原理

    边沿检测模块将来自过采样模块的采样数据流缓存,在采样周期T-1到T+1采样到的24个比特中,通过在滑动窗口中的数据匹配(如000111或11110000),寻找采样周期T内的发生的边沿跳变,并根据跳变位置生成8位跳变沿图样。滑动窗口起到了低通滤波器的作用,能够避免了数据毛刺对判决的干扰。窗口宽度越大,抑制毛刺的性能越好,但是对于一个8倍过采样系统,线路时钟周期与采样时钟应满足,即每个接收数据周期最少有7个采样点,因此最大窗口宽度为14。对比将相邻采样周期采样数据异或来寻找数据边沿的方法,滑动窗口设计使用较多的逻辑资源换取更高的可靠性。
    在最佳采样相位判决中,通常采用多数判决算法,即在一定时间W内对发生在各相位的跳变次数进行统计,认定发生跳变次数最多的相位为数据比特边沿,而距离该相位最远的相位为最佳采样相位。但是,如果连续统计在任意采样周期T之前W时间内的跳变次数,将消耗过多逻辑资源,而如果每隔W时间统计一次,则可能带来的问题是,判决器作出的判决仅是统计最佳,却不是当前最佳,受突发抖动影响较大。
    本设计中,在每个采样周期T内,首先比较上一采样周期的实际采样相位PT-1和根据当前采样周期内跳变沿位置推算得到的最佳采样相位P*T,根据二者的相对关系产生正负调整指示。之后在PT-1的基础上,根据正负调整指示向前或向后调整一个相位作为判决结果。这样的设计能够在保证了较好的频率相位跟随性能的同时,避免了最佳采样相位的剧烈抖动。需要注意的是,当PT-1=N-1且正调整有效时,则采样周期T内没有有效采样数据;而当PT-1=0且负调整有效时,则采样周期T内的第0和第N-1相位均有效。因此每个采样周期内有效的采样点个数可能为0,1或2个,该模块输出2比特的数据和一个2比特的数据有效标识信号。
    2.3 数据恢复
    数据恢复模块的功能是根据最佳采样相位判决结果,恢复线路时钟并提取最佳采样数据,结构如图4所示。

图4 数据恢复模块结构框图

    时钟恢复子模块通过在多个相位的本地采样时钟间切换,恢复出线路时钟。由于本设计中仅使用了4个相位的本地时钟,因此当最佳采样时刻分别为0~7时,对应的采样时钟相位分别为180o,180o,270o,270o,0o,0o,90o,90o。该模块功能实现的关键在于保证不同相位时钟信号经过选择电路的路径延迟尽量相同,从而保证各时钟经过该模块后相对相位关系不改变。在本设计中,使用FPGA一个LUT6实现4选1选择器,选择器输入到输出的延迟小于0.1ns,完全满足设计需要。
    数据缓冲器实现恢复数据的缓冲和串并转换。来自最佳采样相位判决模块的位宽为2比特的数据按时间顺序被送入一个移位寄存器缓冲,同时对缓冲深度计数。当缓冲深度大于等于8时,将缓冲器内最早的8比特数据送出,同时产生数据有效标志。在某些仅关心数据恢复,而不需要恢复线路时钟的系统中,该模块的输出即可作为CDR的模块的数据恢复结果。
异步FIFO用于已恢复数据的跨时钟域转换,写侧和读侧分别工作在本地参考时钟域和恢复时钟域,避免以恢复时钟直接采样接收数据带来的附加抖动。

    3 仿真与实验结果

    本设计使用verilog语言编程,在Xilinx公司xcv5lx50芯片上实现。首先使用Synopsys VCS对代码时序仿真,当输入数据速率为155.52Mb/s,本地参考时钟频率155.50MHz时,关键信号波形如图5(a)所示,而在仿真波形(b)中可以看到,该电路捕获时间(含数据延迟)仅为56ns,约9个时钟周期。实际上,当提高输入数据速率到311.04Mb/s,本地参考时钟频率311MHz,布线后仿真结果显示该电路仍然能够正确恢复数据。

(a)

(b)

图5 155.52Mb/s数据恢复仿真波形

    实验采用SDH分析仪Agilent OmniBER OTN J7231B测试单板时钟数据恢复性能。由于本设计没有恢复线路时钟,仅对CDR的输入抖动容限进行了测试。图6为调制频率10Hz~1.3MHz范围内,在155.52MHz光口的测得的抖动容限,实测结果远高于ITU-T规定的抖动容限。

图6 STM-1光口实测抖动容限

    4 结束语
      
    本文提出了一种利用FPGA的可编程输入延时单元构造一级延迟链,使用N/2个同频多相时钟实现N倍过采样高速时钟数据恢复电路设计,采用改进的边沿检测和最佳相位判决算法,提高了数据恢复可靠性。如果配合光接口时钟保护切换芯片(如ACS8515),则能够克服恢复时钟抖动较大的不足,而同时获得快速捕捉性能、较高的抖动容限和恢复时钟质量,可作为光通信设备削减成本、提高可靠性设计的一种参考。
继承事业,薪火相传
返回列表