CMOS集成电路设计(三):CMOS设计注意事项(2)
- UID
- 856476
|
CMOS集成电路设计(三):CMOS设计注意事项(2)
(2)使用CMOS电路的注意事项
CMOS集成电路由于输入电阻很高,因此极易接受静电电荷。为了防止产生静电击穿,生产CMOS时,在输入端都要加上标准保护电路,但这并不能保证绝对安全,因此使用CMOS集成电路时,必须采取以下预防措施。
①存放CMOS集成电路时要屏蔽,一般放在金属容器中,也可以用金属箔将引脚短路。
②CMOS集成电路可以在很宽的电源电压范围内提供正常的逻辑功能,但电源的上限电压(即使是瞬态电压)不得超过电路允许极限值、…电源的下限电压(即使是瞬态电压)不得低于
系统工作所必需的电源电压最低值Vmin,更不得低于VSS。
③焊接CMOS集成电路时,一般用20W内热式电烙铁,而且烙铁要有良好的接地线。也可以利用电烙铁断电后的余热快速焊接。禁止在电路通电的情况下焊接。
④为了防止输入端保护二极管因正向偏置而引起损坏,输入电压必须处在VDD 和VSS之间,即VSS<u1<VDD。
⑤调试CMOS电路时,如果信号电源和电路板用两组电源,则刚开机时应先接通电路板电源,后开信号源电源。关机时则应先关信号源电源,后断电路板电源。即在CMOS本身还没有接通电源的情况下,不允许有输入信号输入。
⑥ 多余输入端绝对不能悬空。否则不但容易受外界噪声干扰,而且输入电位不定,破坏了正常的逻辑关系,也消耗不少的功率。因此,应根据电路的逻辑功能需要分别情况加以处理。例如:与门和与非门的多余输入端应接到VDD或高电平;或门和或非门的多余输入端应接到VSS或低电平;如果电路的工作速度不高,不需要特别考虑功耗时,也可以将多余的输入端和使用端并联。如图T308所示。 |
|
|
|
|
|