首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

利用RF预失真实现功放线性化(2)

利用RF预失真实现功放线性化(2)

SC1889和SC1869器件所采用的射频预失真技术与DPD有很大的相似性,都可补偿调幅至调幅(AM-AM)和调幅至调相(AM-PM)失真、互调失真和功放存储效应,而且都采用反馈信息补偿由于温差和功放老化造成的信号损伤。虽然射频预失真和DPD都是基于Volterra级数近似算法,并共享其它相似的基础理论,但它们的电路设计和系统实现没有相似性。
  SC1889和SC1869 RFPAL是使用射频输入和输出信号(RFIN和RFOUT)的自适应系统,因此它们能够在远程无线电头端、PA模块以及无需直接访问数字处理器的任何应用中独立工作。例如,图4a显示了使用RFPAL的一种高层系统框图。在该图中,方向性耦合器用于驱动线性化电路的射频输入(RFIN和RFFB)。校正信号(RFOUT)再通过方向耦合器与功放输入信号组合在一起。该线性化器使用功放输出信号自适应地判断在给定平均与峰值功率电平、中心频率和信号带宽下的功放非线性特征。然后在频域中对来自功放输出端的这个反馈信号(RFFB)进行分析,并为代价函数的自适应校正产生一个频谱上分解过的线性度指标。


  图4:图(a)显示了Scintera公司SC1889/69 RFPAL的关键功能模块,图(b)显示了安装在评估印刷电路板(PCB)上的芯片。
  RFPAL处理器根据Volterra级数近似算法产生校正信号,而这种近似算法还会通过一组由数字控制器产生的可编程系数得到不断的优化。数字控制器运行一种自适应算法,然后将系数应用于校正处理器以最大限度地减小代价函数。如图4b所示,整个线性器系统(包括图5a虚线内的所有元件)可以在一个紧凑的印刷电路板(PCB)内实现,面积不到6.5cm2,并且BOM成本低。


  图5:该图显示了典型的数字预失真系统实现,其中WCDMA信号在30MHz带宽内,使用了14位的数据转换器。
  借助为RFPD基本操作建立的基线可以描述更大的系统,并与DPD放大器线性化方法的使用进行比较。图5描述了DPD如何扩展信号链最前点的数字基带处的带宽(向有用信号增加预失真校正信号)。这种带宽扩展随即通过整个发射机链传播,并通过反馈路径再次回到数字基带。带宽扩展将增加时钟速率,扩大元件带宽要求,并导致更高的系统功耗,从而加重整个系统的负担。增加的复杂性包括(但不限于)极具挑战性的时钟发生器要求(包括抖动性能),增加了对多极高频重构滤波器的需求,并需要宽带线性频率上变频器。
  当采用DPD系统时,上变频器之后的滤波器频率响应必须足够宽,以适应有用信号加上功放预失真要求的带宽扩展。遗憾的是,由数模转换器(DAC)、上变频器等产生的位于滤波器通带内的任何噪声也将被功放所放大。在大多数应用中,消除落在接收频带内噪声的唯一方法是在功放输出端做文章。这要求所用滤波器的尺寸、成本和插入损耗随设计要求而改变。为了满足更加严格的抑制要求,滤波器成本也可能增加。由于这种滤波器而增加的任何插损都将降低效率,并要求功放得到更强的驱动才能在天线端取得原始设计要求的相同输出功率。因此,滤波器在一定程度上会负面影响通过使用DPD取得的好处。取而代之的是使用更低噪声的DAC和上变频器,尽量减少对功放后滤波器的需求,但与较高噪声的器件相比,成本和功耗会较高。
  需要注意的是,功耗估算是基于集成的DPD/DSP特殊应用集成电路(ASIC)和外部模数转换器(ADC)、DAC、下变频器、时钟发生器和功率检测器。功耗估算不包括数字上变频器(DUC)、振幅因数减少(CFR)电路和功放,因为它们同时存在于DPD和RFPD实现中。
  借助独立的RFIN/RFOUT架构和自适应射频预失真技术,Scintera公司的一体化方法允许只在需要的点位--在功放输入端注入校正信号。这种实现的好处见图6.时钟发生器、重构滤波器和上变频器的要求都有所放宽,同时从数字基带一直到功放的发射机链中的所有元件都可以工作在1倍信号带宽。不过,线性化器可以工作在超过5倍的信号带宽条件下,不会牺牲任何系统设计或功耗性能,因为最新残留互调产物可以被轻松滤除。SC1889/69总的预失真带宽约为250MHz,支持补偿即时带宽(有用信号)为20MHz时的11阶互调失真,或即时带宽为50MHz时的5阶互调失真。另外,基于RFPD的系统在功放前只需要一个窄带滤波器,从而放宽了DAC和上变频器的噪声要求,避免在功放输出端使用高价的滤波电路。虽然RFPD实现没有要求,但SC1889/69 RFPAL还是集成了完整的RFFB反馈路径,因而极大地简化了总体系统设计,并将受带宽扩展影响的有源元件限制为仅功放和线性化器件。这些好处导致非常低的功耗,以及相当简化的、更低成本的发射器和基带架构。


  图6:这是与图5类似的模块图,但使用了Scintera RFPD,用于演示总体系统功耗的节省。
  在本文所给的例子中,RFPD实现的功耗比DPD实现少4W.虽然在宏蜂窝设计中这种功耗差别不太重要,但在微蜂窝、毫微蜂窝和企业毫微微蜂窝设计中,基于RFPD的设计所具有的更低功耗、更低系统成本和更小外形封装是重要因素。SC1889/69 SoC还包含许多可选功能,例如为前向和反射功率提供测量功能,用于监视温度和频谱掩模条件的功能等,这些功能可进一步简化系统实现。
  Scintera公司的射频功放线性化方法是将一部分预失真算法从数字域重新分配到模拟/射频域。图7中的几乎整个校正处理器模块都是使用射频/模拟电路(包括图8a所示的部分)实现的,因此与等效的数字实现方案相比,这种方法具有非常低的功耗、宽带宽性能和紧凑电路结构。


  图7:该图显示了Scintera SC1889/69 RFPAL芯片内部的基本功能模块。
返回列表