首页
|
新闻
|
新品
|
文库
|
方案
|
视频
|
下载
|
商城
|
开发板
|
数据中心
|
座谈新版
|
培训
|
工具
|
博客
|
论坛
|
百科
|
GEC
|
活动
|
主题月
|
电子展
注册
登录
论坛
博客
搜索
帮助
导航
默认风格
uchome
discuz6
GreenM
»
飞思卡尔™半导体(Freescale Semiconductor)
» 关于MC9S12DG128时钟问题
返回列表
回复
发帖
发新话题
发布投票
发布悬赏
发布辩论
发布活动
发布视频
发布商品
关于MC9S12DG128时钟问题
发短消息
加为好友
雪狼
当前离线
UID
186495
帖子
9
精华
0
积分
119
阅读权限
20
在线时间
0 小时
注册时间
2008-3-7
最后登录
2008-3-15
注册会员
UID
186495
性别
男
1
#
打印
字体大小:
t
T
雪狼
发表于 2008-3-8 16:45
|
只看该作者
关于MC9S12DG128时钟问题
时钟
我是一个新手 对于MC9S12DG128时钟有一些问题,请高手帮忙
在时钟设置中选用PLL时钟 PLLCLK =2*OSCCLK*(SYNR + 1)/(REFDV + 1)
如果外界晶振是16M的 那么OSCCLK是多少?
SystemCcock 与 BusClock 是不是交系统时钟何总线时钟, 有什么区别?
收藏
分享
评分
回复
引用
订阅
TOP
发短消息
加为好友
雪狼
当前离线
UID
186495
帖子
9
精华
0
积分
119
阅读权限
20
在线时间
0 小时
注册时间
2008-3-7
最后登录
2008-3-15
注册会员
UID
186495
性别
男
2
#
雪狼
发表于 2008-3-8 16:46
|
只看该作者
急用
线上等待
谢谢
回复
引用
TOP
发短消息
加为好友
mmanyy
当前离线
UID
340118
帖子
27
精华
0
积分
222
阅读权限
30
在线时间
0 小时
注册时间
2006-12-12
最后登录
2008-3-10
中级会员
UID
340118
性别
男
3
#
mmanyy
发表于 2008-3-8 17:17
|
只看该作者
系统时钟与总线时钟应该是一个概念.
OSCCLK就是晶振频率,通过寄存器SYNR和REFDV来配置PLLCLK.
CLKSEL_PLLSEL用来选择系统时钟的来源,为1时,来源为PLLCLK,即BUSCLOCK = PLLCLK/2;为0时,来源为OSCCLK,即BUSCLOCK = OSCCLK/2.
对不起..
回复
引用
TOP
发短消息
加为好友
雪狼
当前离线
UID
186495
帖子
9
精华
0
积分
119
阅读权限
20
在线时间
0 小时
注册时间
2008-3-7
最后登录
2008-3-15
注册会员
UID
186495
性别
男
4
#
雪狼
发表于 2008-3-8 17:41
|
只看该作者
我对时钟还有一点问题 下面的程序段
{
SYNR = 4;
REFDV = 1;
while(!CRGFLG_LOCK);// 等待系统时钟稳定
CLKSEL_PLLSEL = 1;// 选择PLL时钟作为系统时钟
}
那么BusClock为多少
谢谢
回复
引用
TOP
发短消息
加为好友
雪狼
当前离线
UID
186495
帖子
9
精华
0
积分
119
阅读权限
20
在线时间
0 小时
注册时间
2008-3-7
最后登录
2008-3-15
注册会员
UID
186495
性别
男
5
#
雪狼
发表于 2008-3-8 17:43
|
只看该作者
外接晶振16M
有人说OSCCLK为外部晶振的一半
不知道是否正确
回复
引用
TOP
发短消息
加为好友
mmanyy
当前离线
UID
340118
帖子
27
精华
0
积分
222
阅读权限
30
在线时间
0 小时
注册时间
2006-12-12
最后登录
2008-3-10
中级会员
UID
340118
性别
男
6
#
mmanyy
发表于 2008-3-8 20:59
|
只看该作者
默认状态下PLL是打开的,锁相环是自动锁的
根据PLLCLK =2*OSCCLK*(SYNR + 1)/(REFDV + 1)可以计算得到PLLCLK = 80MHz
CLKSEL_PLLSEL = 1是选择PLL时钟作为系统时钟,所以个人认为BUSCLK = 40MHz.
对不起..
回复
引用
TOP
发短消息
加为好友
雪狼
当前离线
UID
186495
帖子
9
精华
0
积分
119
阅读权限
20
在线时间
0 小时
注册时间
2008-3-7
最后登录
2008-3-15
注册会员
UID
186495
性别
男
7
#
雪狼
发表于 2008-3-9 14:52
|
只看该作者
谢谢!
回复
引用
TOP
发短消息
加为好友
tjustar
当前离线
UID
186632
帖子
4
精华
0
积分
116
阅读权限
20
在线时间
0 小时
注册时间
2008-3-9
最后登录
2008-3-9
注册会员
UID
186632
性别
男
8
#
tjustar
发表于 2008-3-9 19:02
|
只看该作者
嗯
回复
引用
TOP
发短消息
加为好友
tjustar
当前离线
UID
186632
帖子
4
精华
0
积分
116
阅读权限
20
在线时间
0 小时
注册时间
2008-3-9
最后登录
2008-3-9
注册会员
UID
186632
性别
男
9
#
tjustar
发表于 2008-3-9 19:14
|
只看该作者
嗯
回复
引用
TOP
发短消息
加为好友
mooyeep
当前离线
UID
351543
帖子
12
精华
0
积分
154
阅读权限
20
在线时间
0 小时
注册时间
2008-3-12
最后登录
2008-3-17
注册会员
UID
351543
性别
男
10
#
mooyeep
发表于 2008-3-12 21:32
|
只看该作者
根据飞思卡尔杯智能车竞赛第一届东北大学二队的一篇论文
MC9S12DG128的总线时钟好像最好不要超过25MHz否则好像会比较不稳定
具体是否是这样还有待考证。
我也很想知道是否能超过25MHZ
还有就是关于A/D转换时间到底能达到多快的问题
据说八位精度最快只能达到6uS
但根据上海交大速度之光队的程序我算算了
总线时钟居然达到了32MHz
而最快A/D的转换时间也达到了1.5us
这个问题嘛,我实在还是没想好要写什么。以后再说啊。o(∩_∩)o...哈哈
回复
引用
TOP
发短消息
加为好友
康桥人
当前离线
UID
187580
帖子
525
精华
2
积分
1821
阅读权限
70
在线时间
19 小时
注册时间
2008-3-19
最后登录
2013-6-23
金牌会员
UID
187580
性别
男
11
#
康桥人
发表于 2008-3-19 14:50
|
只看该作者
我用到了32M,基本没有问题,现在还没有遇到过
个人BLOG:http://blog.eccn.com/u/107300/index.htm
回复
引用
TOP
发短消息
加为好友
伊独侠客
当前离线
UID
351829
帖子
11
精华
0
积分
150
阅读权限
20
在线时间
0 小时
注册时间
2008-3-20
最后登录
2008-3-26
注册会员
UID
351829
性别
男
12
#
伊独侠客
发表于 2008-3-20 22:36
|
只看该作者
听说S12的AD模块很容易坏哦!
非常乐意交流哦!@
回复
引用
TOP
发短消息
加为好友
康桥人
当前离线
UID
187580
帖子
525
精华
2
积分
1821
阅读权限
70
在线时间
19 小时
注册时间
2008-3-19
最后登录
2013-6-23
金牌会员
UID
187580
性别
男
13
#
康桥人
发表于 2008-3-21 09:24
|
只看该作者
如果没有高压,应该是不容易坏的,
我的一块DG128曾经被高压击坏了!
个人BLOG:http://blog.eccn.com/u/107300/index.htm
回复
引用
TOP
返回列表
电商论坛
Pine A64
资料下载
方案分享
FAQ
行业应用
消费电子
便携式设备
医疗电子
汽车电子
工业控制
热门技术
智能可穿戴
3D打印
智能家居
综合设计
示波器技术
存储器
电子制造
计算机和外设
软件开发
分立器件
传感器技术
无源元件
资料共享
PCB综合技术
综合技术交流
EDA
MCU 单片机技术
ST MCU
Freescale MCU
NXP MCU
新唐 MCU
MIPS
X86
ARM
PowerPC
DSP技术
嵌入式技术
FPGA/CPLD可编程逻辑
模拟电路
数字电路
富士通半导体FRAM 铁电存储器“免费样片”使用心得
电源与功率管理
LED技术
测试测量
通信技术
3G
无线技术
微波在线
综合交流区
职场驿站
活动专区
在线座谈交流区
紧缺人才培训课程交流区
意见和建议