首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

关于XC5VLX50T电平使用的问题

关于XC5VLX50T电平使用的问题

本人最近设计了一个板子,当时没有仔细看手册,给V5的某个BANK供成了3.3V的电压,但到使用时需要使用LVPECL差分信号,我外部与V5芯片对接的接口芯片为3.3V LVPECL。到FPGA逻辑设计时才发现V5的片子没有3.3V的差分,只有2.5V的差分,所以我只能约束为2.5V的LVPECL差分属性。到生成的逻辑配置到FPGA,进行测试时,竟然发现功能没有什么问题。
请教各位高手:这种霸王使用会不会损伤器件或减少器件的使用寿命?稳定性好不好?另外虽然手册上没说支持3.3V差分,实际上内部电路上是不是可以兼容?
谢谢!
返回列表