CPLD/FPGA开发技术白金手册》VHDL源代码
- UID
- 524062
- 性别
- 男
|
CPLD/FPGA开发技术白金手册》VHDL源代码
CPLD/FPGA开发技术白金手册》VHDL源代码 (caoqing : 2008-7-24) | 软件评价: ★★★★★ 软件界面: 软件语言:简体中文 软件大小:281KB 运行环境:Windows 软件类型:国产软件 第3章到第11章VHDL源代码 第10章 5128bid的FIFO 创建LPM_ROM DDS的VHDL描述 A/D控制 A/D近似算法 正弦 方波 三角波 交通信号灯 第11章 三阶八位的FIR 改进的FIR 查表法FIR 读入数据和 | 基于FPGA的光电抗干扰电路设计 (caoqing : 2008-7-24) | 红外密集度光电立靶测试系统是一种新型的用于测量低伸弹道武器射击密集度的测试系统,既测试无须进行任何特殊处理的金属弹丸,又可测试非金属弹丸,更有反映灵敏、精度高而稳定、操作简单、容易维护等优点,已被许多靶场投入使用。 光电靶的基本原理是:当光幕内的光通量发生足够大的变化时,光电传感器会响应这种变化而产生电信号。这就是说,一些非弹丸物体在穿过光幕时也会使得光幕内 | FPGA逻辑设计注意事项列表 (caoqing : 2008-7-18) | 这是一个在逻辑设计中注意事项列表,由此引起的错误常使得设计不可靠或速度较慢,为了提高设计性能和提高速度的可靠性,必须确定设计通过所有的这些检查。 可靠性 1. 为时钟信号选用全局时钟缓冲器BUFG! 不选用全局时钟缓冲器的时钟将会引入偏差。 2. 只用一个时钟沿来寄存数据 使用时钟的两个沿是不可靠的,因为时钟的某沿或者两个沿会漂移。如果时钟有漂移而且你只使用 | 用FPGA实现Nios II嵌入式系统配置技术 (caoqing : 2008-7-18) | 现场可编程门阵列(FPGA,Field Programmable Gate Array)是一种高密度可编程逻辑器件,其逻辑功能是通过把设计生成的数据文件配置进芯片内部的静态配置数据存储器(SRAM )来实现的,具有可重复编程性,可以灵活实现各种逻辑功能。由于FPGA器件采用的是SRAM 工艺,在断电的情况下FPGA内的配置数据将丢失。所以,在典型的采用FPG | 基于FPGA的抢答器设计 (caoqing : 2008-7-18) | 抢答器在各类竞赛中的必备设备,有单路输入的,也有组输入方式,本设计以FPGA 为基础设计了有三组输入(每组三人),具有抢答计时控制,能够对各抢答小组成绩进行相应加减操作的通用型抢答器;现行的抢答器中主要有两种:小规模数字逻辑芯片译码器和触发器来做,另外一种用单片机来做;小规模数字逻辑电路比较复杂,用单片机来做随着抢答组数的增加有时候存在I/O 口不足的情况; | 1
2
3
4
5
6
|
|
|
|
|
|
|
- UID
- 524075
- 性别
- 男
|
|
|
|
|
|
- UID
- 520328
- 性别
- 男
|
|
|
|
|
|
- UID
- 523946
- 性别
- 男
|
|
|
|
|
|
- UID
- 520328
- 性别
- 男
|
|
|
|
|
|
- UID
- 523946
- 性别
- 男
|
|
|
|
|
|
- UID
- 523946
- 性别
- 男
|
|
|
|
|
|
- UID
- 523946
- 性别
- 男
|
|
|
|
|
|
- UID
- 523946
- 性别
- 男
|
|
|
|
|
|
- UID
- 523946
- 性别
- 男
|
|
|
|
|
|
- UID
- 520328
- 性别
- 男
|
|
|
|
|
|
- UID
- 520328
- 性别
- 男
|
|
|
|
|
|
- UID
- 523946
- 性别
- 男
|
|
|
|
|
|
- UID
- 523946
- 性别
- 男
|
|
|
|
|
|
- UID
- 520328
- 性别
- 男
|
|
|
|
|
|