首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

个人作品展示

多谢一通老大~~祝老大一统江湖哈~~:)

一通老大,学习一下您的板子,想问以下几个问题:

(一)在这幅图中,我单单只发现了MIITXCLK是用的蛇型线,为虾米呢???我一直都认为蛇型线只是为了高频数据线等长用的,为什么单单一根CLK也用到了它呢?

(二)几个SDRAM的使能控制信号,dev-board上是有几个匹配电阻的,应该是让使能信号的上升沿变缓的,您的板子上直接把这个我感觉比较重要的控制信号的匹配电阻去了。我对于项目的开发经验较少,想问一下,这个是否有关系?或者只是因为9315速度频率不高,所以对于信号线的匹配要求不大?那哪种情况下对于这些信号线的匹配会比较重要呢?

(三)看了您的地址线,走的是大包围形式的。我自己在画这个的时候是费了颇多工夫的,因为总是想,数据是先通过SDRAM,在到FLASH什么的地方去的,所以两个SDRAM的地址线画了老大的力气走了个等长出来……结果今天一看您的图,我一想,是啊,有片选啊,这两个鸟东西的鸟地址线走个鸟等长啊…………郁闷……(当时不知道自己脑袋被什么东西砸了……这个不算问题了啊,算牢骚了…………)

(四)我自己走的都是5mil的线,您走的是6mil的,听说现在有地方能做4mil的线了,走多粗的信号线比较合适呢?我以前好象看见过一个网上的文章,好象说5mil以下什么什么的,容易被干扰什么的,不是很明白。我都走的5mil是否细了些啊,特别是我做的那个鸟板子,挺大的,线走的比较远…………

另附图:

 

[此贴子已经被作者于2006-4-24 22:53:07编辑过]

哎,来到这里,看见一通老大的帖子,我感觉是找到党组织了。怕老大的帖子沉了,偷偷的顶上去…………
protel打开这个很慢啊,难道是机子太破了
1.等长布线是相对的,速率不高一定的范围内都可以接受。
2.为发方便自己调试省了这部分元件,但实事证明没有问题。
3.....
4.短小高密度走线是不错的选择

通过网页可以访问这块板子视频到周围一些物体,还有部分正在调试!

谢谢大家的关注!!

[此贴子已经被一通百通于2006-4-25 13:23:39编辑过]

我是主持人,煸情功夫一流。我是工程师,刻苦学习一生。我是海王星,透明蓝色一体。因为有了你,我就一通百通。
画板也画了5-6年了,但始终都没有机会画一个“猛”一点的,呵呵,对于高频,高速上,可以说没有经验,不过对于普通的小板,画的速度,以及如何方便生产有一定的见解,能拿出来就是好样的,支持一下你!
老虎不发威,你以为我是Hello Kitty
老大,还是没有整清楚您的那根MIICLK为什么单独一个时钟信号走了蛇形啊????
是不是为了时序延迟,使CLK与DATA匹配。。。。。,不知道是根据什么来定蛇形线的长度的
sunny
谢谢版主,我非常感谢,这认我们这些小兵有这么好的学习机会,顶!希望多些这样的机会!
 
clk>=其他最长的走线
Layout5天是指导入网标到交GERBER到工厂?
真是不错 我什么时候能达到你的这个境界啊 !恐怕很难 !
要学习的东西太多了
要学习的东西很好啊!
看的我眼都花了,高手啊高手。我要努力
顶一个
真是厉害啊。
版主,我来给你拍两下。不知道你的SDRAM能跑多高的总线频率,如果能到100M那是奇迹。首先地址线拓扑有问题,正确应该是地址线先接SDRAM以后再接别的,你没有这样做。SDRAM的时钟信号的匹配电阻最好离源端近一点,这个能做到尽量做到吧。数据线尽量不要换层,这样阻抗不连续,引起更多反射。总线走线有点乱。原理上也值得改进。
返回列表