处理速度: LF240x为30MIPS,LF240xA为40MIPS。 240X采用诸如自适应控制、卡尔曼滤波和控制等先进 的控制算法,支持多项式的高速实时算法,因而可 减少力矩纹波、降低攻耗、减少振动,从而延长被 控设备的寿命,为各种电机提供了高速、高效和全 变速的先进控制技术。 4级流水线结构,采用改进的哈佛结构。 指令系统: 信号处理指令、通用控制指令。 源代码和目标代码与24x同代产品兼容,源代码与C2x 兼容,且与C5x向上兼容。利用它的为反转变址寻 址能力可进行基2的FFT运算。 片内外设及存储器等资源: PLLF PLLVCCA DARAM(B0) PLLF2 256字 PLL时钟 XTAL1/CLKIN XTAL2 XINT1/IOPA2 RS C2xx CLKOUT/IOPE0 DSP TMS2 DARAM(B1) ADCIN00-ADCIN07 内核 ADCIN08-ADCIN15 BIO/IOPC1 256字 VCCA MP/MC 10-bit ADC VSSA BOOT EN/XF 具有双排序器 VREFHI VREFHO XINT2/ADCSOC/IOP DARAM(B2) D0 32字 SCITXD/IOPA0 SCI SCIRXD/IOPA1 VDD(3.3V) VSS SARAM 2K字 SPISIMO/IOPC2 SPISIMI/IOPC3 SPI SPICLK/IOPC4 SPISTE/IOPC5 TP1 Flash/ROM CANTX/IOPC6 TP2 32K字 CAN CANRX/IOPC7 VCCP(5V) 4K/12K/12K/4K WD Port A(0-7) IOPA[0:7] Port B(0-7) IOPB[0:7] A0-A15 数字I/O Port C(0-7) IOPC[0:7] D0-D15 Port D(0) IOPD[0] PS,DS,IS 与其它引脚共享 PortE(0-7) IOPE[0:7] R/W PortF(0-7) IOPF[0:6] RD READY 外部存储器接口 TRST STRB TDO WE TDI ENA 144 JTAG端口 TMS TCK VIS OE EMU0 W/R/IOPC0 EMU1 PDPINTA PDPINTB CAP1/QEP1/IOPA3 CAP4/QEP3/IOPF7 CAP2/QEP2/IOPA4 CAP5/QEP4/IOPF0 CAP3/IOPA5 CAP6/IOPF1 PWM1/IOPA6 事件管理器A 事件管理器B PWM7/IOPE1 PWM2/IOPA7 PWM8/IOPE2 PWM3/IOPB0 * 3个捕获输入 * 3个捕获输入 PWM9/IOPE3 PWM4/IOPB1 PWM10/IOPE4 PWM5/IOPB2 * 6个比较/PWM输出 * 6个比较/PWM输出 PWM11/IOPE5 PWM6/IOPB3 * 2个定时器/PWM * 2个定时器/PWM PWM12/IOPE6 T1PWM/T1CMP/IOP T3PWM/T4CMP/IOP T4PWM/T4CMP/IO B4 F2 B5 F3 TDIRA/IOPB6 TDIRB/IOPF4 TCLKINA/IOPB7 TCLKINB/IOPF5 |