首页
|
新闻
|
新品
|
文库
|
方案
|
视频
|
下载
|
商城
|
开发板
|
数据中心
|
座谈新版
|
培训
|
工具
|
博客
|
论坛
|
百科
|
GEC
|
活动
|
主题月
|
电子展
注册
登录
论坛
博客
搜索
帮助
导航
默认风格
uchome
discuz6
GreenM
»
FPGA/CPLD可编程逻辑
» about ip core
返回列表
回复
发帖
发新话题
发布投票
发布悬赏
发布辩论
发布活动
发布视频
发布商品
about ip core
发短消息
加为好友
xuelian
当前离线
UID
111831
帖子
6
精华
0
积分
127
阅读权限
20
在线时间
0 小时
注册时间
2005-5-9
最后登录
2005-5-14
注册会员
UID
111831
性别
男
1
#
打印
字体大小:
t
T
xuelian
发表于 2005-5-14 10:45
|
只看该作者
about ip core
core
我用fir ip core做滤波器,仿真结果是对的,而综合时总是出错, ERROR:Xst:759 - C:/Xilinx/bin/xuelian/fltr16top.vhd line 35: No default binding for component:
. Ports
are not on the entity. 用同样的方法试了试调用加法器,就能综合,请问各位大侠错会出在哪里啊
收藏
分享
评分
回复
引用
订阅
TOP
发短消息
加为好友
A120
当前离线
UID
161073
帖子
43
精华
0
积分
154
阅读权限
20
在线时间
1 小时
注册时间
2007-5-21
最后登录
2021-12-30
注册会员
UID
161073
性别
男
2
#
A120
发表于 2005-5-16 10:27
|
只看该作者
你用的SE吧?
仿真库是否都编译了?我不记得FIR和加法器是否在同样的库中。
回复
引用
TOP
返回列表
电商论坛
Pine A64
资料下载
方案分享
FAQ
行业应用
消费电子
便携式设备
医疗电子
汽车电子
工业控制
热门技术
智能可穿戴
3D打印
智能家居
综合设计
示波器技术
存储器
电子制造
计算机和外设
软件开发
分立器件
传感器技术
无源元件
资料共享
PCB综合技术
综合技术交流
EDA
MCU 单片机技术
ST MCU
Freescale MCU
NXP MCU
新唐 MCU
MIPS
X86
ARM
PowerPC
DSP技术
嵌入式技术
FPGA/CPLD可编程逻辑
模拟电路
数字电路
富士通半导体FRAM 铁电存储器“免费样片”使用心得
电源与功率管理
LED技术
测试测量
通信技术
3G
无线技术
微波在线
综合交流区
职场驿站
活动专区
在线座谈交流区
紧缺人才培训课程交流区
意见和建议