首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

TLV1544应用笔记

TLV1544应用笔记

TLV1544应用笔记
TLV1544TI公司的10AD转换器。
我的队友说,这个AD芯片的时序有点变态。原因是,它在CS的下降沿就完成了第一次转化,而其他的转化都是在CLK的下降沿或上升沿转化的。
别的AD芯片都没遇见过在CS的下降沿转化。
INV CLK 用来选择其它9位转化数据是在CLK的下降沿产生还是上升沿。
CSTART 的功能是什么还没搞清楚,只知道接VCC的时候能正常工作。
芯片引脚图如下:




时序图如下:




电路连接图如下:






DATA OUT
mspP4.0 (单片机用来接收转化数据)
DATAINmspP4.3(用来进行通道选择)
I/O CLKmspP4.2
(单片机提供时钟信号)
CSmspP4.1

EOC 悬空(也可接单片机,用来提示转化结束)

A0~A3
模拟输入端口
REF+ 接基准电压

FS
CSTART VCC +5V
REF- INVCLK GND接地


按上述接法如果出不来,可将模拟输入端口用1个小电容连接到地进行稳定(也可不接,但结果可能不稳定,)VCC也用10uF的电容连接到地,另外模拟地与数字地用0欧的电阻隔开。
这是INV CLK接地的电路图解法,也可将它接VCC,但我没有试。
返回列表