首页
|
新闻
|
新品
|
文库
|
方案
|
视频
|
下载
|
商城
|
开发板
|
数据中心
|
座谈新版
|
培训
|
工具
|
博客
|
论坛
|
百科
|
GEC
|
活动
|
主题月
|
电子展
注册
登录
论坛
博客
搜索
帮助
导航
默认风格
uchome
discuz6
GreenM
»
综合设计
»
PCB综合技术
» 高速信号设计进行控制特性阻抗的问题?
返回列表
回复
发帖
发新话题
发布投票
发布悬赏
发布辩论
发布活动
发布视频
发布商品
高速信号设计进行控制特性阻抗的问题?
lorenluo@126.co
该用户已被删除
1
#
打印
字体大小:
t
T
lorenluo@126.co
发表于 2005-7-18 17:51
|
只看该作者
高速信号设计进行控制特性阻抗的问题?
阻抗
,
控制特性
,
信号设计
高速信号设计才需进行控制特性阻抗,低速的意义不大。就我了解P4级以上的PCB对阻抗控制要求严格,P3的部分也有要求,但某些层又可宽放。但这个具体的频率范围又是怎样规定的呢?
就有些多层PCB而言,外层控制特性阻抗,而内层不控制,意义又何在?各位指点一二。
MAIL:lorenluo@126.com
收藏
分享
评分
回复
引用
订阅
TOP
发短消息
加为好友
一通百通
当前离线
PCB版主
UID
85745
帖子
1695
精华
5
积分
7765
阅读权限
90
在线时间
8 小时
注册时间
2004-5-24
最后登录
2019-7-9
论坛元老
UID
85745
性别
男
2
#
一通百通
发表于 2005-7-19 09:46
|
只看该作者
主板不同于声卡、网卡、Modem或者显卡,因为主板上总线的宽度越来越大,总线的频宽越来越宽,时钟的频率越来越高,电压的种类越来越多,主板上集成了越来越多的功能芯片,并且还要考虑到向下兼容。一些老的产品,同时还要为以后升级留有余地,因此主板无论是布线还是BIOS编程都越来越难做了,下面简单地说说布线上的一些注意事项。
首先是最重要的Clock线。从时钟芯片引出来的Clock线必须保持同步工作,因此要保证引到各部分的Clock线是等长的。你会在主板上看到有些线七绕八绕的,那就是Clock线。同时Clock线比普通的数据线、地址线宽些,这是因为Clock线传输的信号较强,并且长度较大,为了减少信号的衰减,Clock线必须做宽(导线截面积越大,电阻越小)。其次是数据线。目前数据线都有64条,要保持从D0到D63各线的长度差不大于某个值,必然引起问题。
外层不做特性阻抗,会引起电磁干扰(EMI),介面产生死机现象。走线不能太直太长。太直会引起电容效应(尤其是高频时),使得运行速度或频率受到限制,频率高了就会引起程序中断或死机;布线不合理可导致元件位置摆放不合理,使得卡不到位,也容易引起故障。
如果是在内层,已经被屏蔽了。不存在大的EMI问题。
我是主持人,煸情功夫一流。我是工程师,刻苦学习一生。我是海王星,透明蓝色一体。因为有了你,我就一通百通。
回复
引用
TOP
返回列表
电商论坛
Pine A64
资料下载
方案分享
FAQ
行业应用
消费电子
便携式设备
医疗电子
汽车电子
工业控制
热门技术
智能可穿戴
3D打印
智能家居
综合设计
示波器技术
存储器
电子制造
计算机和外设
软件开发
分立器件
传感器技术
无源元件
资料共享
PCB综合技术
综合技术交流
EDA
MCU 单片机技术
ST MCU
Freescale MCU
NXP MCU
新唐 MCU
MIPS
X86
ARM
PowerPC
DSP技术
嵌入式技术
FPGA/CPLD可编程逻辑
模拟电路
数字电路
富士通半导体FRAM 铁电存储器“免费样片”使用心得
电源与功率管理
LED技术
测试测量
通信技术
3G
无线技术
微波在线
综合交流区
职场驿站
活动专区
在线座谈交流区
紧缺人才培训课程交流区
意见和建议