首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

F240驱动网络芯片cs8900a的问题

F240驱动网络芯片cs8900a的问题

我现在正用DSP芯片F240驱动网络芯片cs8900a,而F240读写控制线没有RD信号脚
(wr引脚是有的);
现在我用io口来模拟RD信号脚和地址总线(3根A1 A2 A3),然后对任意一个非重复地址,读取数据总线上的数据,
写仍按照正常的写时序进行。
但是时序上很难配置,读出的数据也不正确。

这是我的读写步骤:
//读步骤
//1.写地址到SA1、SA2、SA3
//2.片选,AEN置低
//3.读锁存,CS8900RD置低(io口模拟)
//4.从数据总线上读数据----向IO空间任意不重复地址读数据
//5.拉高控制线CS8900RD,然后清地址线
//6.拉高AEN

//写步骤:
//1.写地址到SA1、SA2、SA3
//2.像正常写操作一样,写数据到数据总线----向IO空间任意不重复地址写数据

请问
请问有什么好的方法来调试吗?
我想问一下,你在总线写地址到SA1、SA2、SA3和AEN是怎样做的?
返回列表