首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

我怎样才能实现这个功能

可用一个触发器 , 触发输入引导用电容器,上升沿使触发器为0状态,下降沿为 1  。
CD4069或74HC04等反相器都行 。
这样做就可以倍频,是吗?
可能不行!
可以用两个触发器和们电路做一个准倍频器,在上升沿和下降沿都输出一个脉冲
这种方法是不能进行倍频的,误差太大了。要倍频,每个FPGA的厂家的芯片都有固定的倍频元件。直接使用就可了。
要做倍频,用锁相环最合适拉!
要做倍频,用锁相环最合适拉!
用两给process分别输出两个信号就可以了
不能用两个process,因为不能在两个process中对同一个输出端赋值.其实在上升沿ready=0,下降沿ready=1,只需用一个赋值语句: ready<=not clk; 关键在于你是否要求ready=1是是否需要及时复位.如果需要,那还要想想办法.

我怎样才能实现这个功能

时钟上升沿到,输出ready=0,下降沿到输出ready=1.多谢指点!
人在江湖漂,谁人不挨刀.
返回列表