下面总结一下:
UFM的读取基本时序为:
(1)nrd 1->0; (2)判断data_valid是否变高,变高则锁存数据do;否则等待; (3)addr增1; (4)nrd 0->1; (5) 重复以上操作,直到读出全部数据。
这就是说,UFM接口模块实际上是在nrd信号的上升沿锁存地址数据,在nrd的下降沿启动内部读过程。
呵呵,希望有高人可解决我的问题。有希望交流者可进群:19972261,或加qq:53579621(请注明为cpld)
[此贴子已经被作者于2006-3-27 15:26:09编辑过] |