- UID
- 839893
|
至芯科技FPGA设计视频培训班 邀请函
FPGA图像视频处理培训课程使您熟练掌握使用FPGA进行图像和视频处理的原理、结构、方法和流程,实现FPGA视频处理中的重要模块设计;同时,学习针对不同的图像和视频设计目标进行优化和采用新型的EDA工具进行设计、仿真和验证的技巧。
一、
课程目标
1、掌握使用FPGA进行图像处理的基础知识及处理方法;
2、掌握JPEG的原理和编码总体设计
3、掌握H.264视频编解码标准及FPGA在图像和视频处理中的应用方法
4、掌握图像各种算法的核心思想-FIR滤波器的原理及其具体的硬件实现
5、掌握中值滤波器在处理信号降噪中的应用
6、掌握De-interlace(去隔行)算法,并能进行具体实现
二、培训条件
掌握VHDL 或 Verilog 语言的基本知识
三、培训时间
2012年8月23日至2012年8月26日
四、培训地点
北京至芯科技EDA实验室
五、授课师资
【杨老师】,中科院博士,从业6年,有丰富的开发和授课经验。负责过的项目有国家863导航项目两个,国家电网智能抄表项目,数字多媒体项目,无线传感网项目等,开发经验丰富,主持多场培训,深受学员好评。
【汪老师】,中科院博士,从业8年,主要研究方向为图像和视频信号处理算法(主要基于FPGA进行算法的体系结构设计与验证。负责过多个FPGA视频图像方面的项目,开发经验丰富,主持多场培训,深受学员好评。
六、培训证书
培训结束,理论、实践双项考核成绩合格者,颁发北京至芯FPGA创新中心颁发的“FPGA设计视频工程师”结业
附2:课程大纲
第一阶段
| JPEG标准概述
| 第二阶段
| JPEG DCT模块概述与实践
| 第三阶段
| JPEG 量化模块概述与实践
| 第四阶段
| JPEG 熵编码模块概述与实践
| 第五阶段
| JPEG 总体设计与仿真
| 第六阶段
| H.264标准学习与研究
| 第七阶段
| 图像FIR滤波的实现处理
| 第八阶段
| 图像降噪-图像噪声和中值滤波HDL 设计实践
| 第九阶段
| 基于FPGA的常用视频处理算法体系结构
|
FPGA图像视频处理培训课程使您熟练掌握使用FPGA进行图像和视频处理的原理、结构、方法和流程,实现FPGA视频处理中的重要模块设计;同时,学习针对不同的图像和视频设计目标进行优化和采用新型的EDA工具进行设计、仿真和验证的技巧。一、
附2:课程大纲
第一阶段
| JPEG标准概述
| 第二阶段
| JPEG DCT模块概述与实践
| 第三阶段
| JPEG 量化模块概述与实践
| 第四阶段
| JPEG 熵编码模块概述与实践
| 第五阶段
| JPEG 总体设计与仿真
| 第六阶段
| H.264标准学习与研究
| 第七阶段
| 图像FIR滤波的实现处理
| 第八阶段
| 图像降噪-图像噪声和中值滤波HDL 设计实践
| 第九阶段
| 基于FPGA的常用视频处理算法体系结构
| |
|