首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

FPGA的时序逻辑调试可在软件上仿真实现将降低硬件调试难度

FPGA的时序逻辑调试可在软件上仿真实现将降低硬件调试难度

首先可以提高系统处理的速度及系统的灵活性和适应性:由于在FPGA和ARM处理系统之间采用SRAM做数据缓冲,并用DMA方式进行传输,大大提高系统的性能
在B超数字视频图像实时采集系统中采用FPGA作为采集控制部分
FPGA的外围硬件电路简单,焊锡机因而在硬件设计中,可以大大减小硬件设计的复杂程度。而FPGA的时序逻辑调试可在软件上仿真实现,因而降低硬件调试难度。
但是因为DMA的传输速率和前端视频图像数据的输入速率不匹配,很难发挥出DMA数据传输的优势。由可编程的FPGA控制SRAM组成的双帧存可以很好地解决这个问题
对整个B超诊断仪来说,系统要完成视频图像数据的实时采集和指定的处理,高性能ARM处理器的处理能力可达每秒数百万条指令,因此数据的传输设计是提高系统速度的关键环节。
ARM处理系统与外部的数据传输可以通过CPU访问外部存储器的方法实现,但是效率低下,不能满足系统实时性的要求,而DMA数据传输以不占用CPU时间和单周期吞吐率进行数据传输的优点在实时视频图像采集系统中得到广泛的应用。
由于采用FPGA可编程逻辑器件,对于不同的超声视频信号,只要在FPGA内对控制逻辑稍做修改,便可实现信号采集
此外,FPGA内部嵌入了一定数量的RAM,可以经过配置成缓冲存储器,通过灵活的逻辑结构可以方便地实现对输入输出数据流的控制,成为连接ARM处理系统和SRAM的纽带和桥梁。




冈田专业的焊锡机生产厂家,自主研发生产自动焊锡机及自动点胶机,【10年技术】【完美焊接】【卓越控制】行业【工艺解决】第一!
您正在为提高产能及产品质量而烦恼吗? 您正在为难以招聘到的焊接工而烦恼吗? 您正在为管理员工的吃喝拉撒睡而烦恼吗? 您正在为大量浪费的焊锡而心痛吗? 冈田全自动焊接机帮您忙!
咨询电话:18925835885 吴生。
网址:http://www.gtkjdg.com/
返回列表