首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

请教,sdram问题,谢谢

SDRAM的Clock的信号走内层比较好,减小干扰,还可以用地线包起来,要求Clock线与Data线组等长,Clock线终端加电阻没有听说过,只有数椐线的终端加电阻,但都得SI仿真才行。

SDRAM提供比较多的IBIS模型,你可下载一个仿真。
我是主持人,煸情功夫一流。我是工程师,刻苦学习一生。我是海王星,透明蓝色一体。因为有了你,我就一通百通。
根据你的SDRAM设计,一般的要注意同类的线等长处理,和拓扑结构设计。对于你说的时钟线建议用T型结构,保证时钟线到每个芯片的匹配,如果需要可以在T点做并联匹配。
另外,memory module的频率能够实现多高要看Memory芯片本身的频率,板子的布线设计和系统设计各方面,对于PCB设计,要尽量保证匹配和等长,重要顺序为时钟信号,控制信号,地址信号,数据信号。当然,目前的Memory设计,板子的结构基本都能够满足每组线等长。在则就是注意拓扑结构,尽量使用T型结构,如果单数片子,要注意电容匹配。
最重要的,个人以为一定要看芯片的Datasheet,其中已经做了很多的仿真,给出了详细的建议和设计要求,当然,自己能够做仿真验证,对于研发项目是最好的!
Studying
返回列表