首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

FIR Compiler v7.2学习笔记

FIR Compiler v7.2学习笔记

  最近将quartus6.0升到了7.2,同时也安装了7.2的IP.当设计FIR时,发现7.2版的FIR Compiler与之前的版本有不小出入.在此,谈谈本人对FIR Compiler v7.2的一些理解,如有错误,欢迎指正.





        FIR Compiler v7.2使用了一种叫Avalon Streaming的设计接口.这种接口将一个功能模块(这里以FIR为例)分为两部分:source和sink.直译的意思是"源"和"漏".我更喜欢称呼它们"上行模块"和"下行模块".其中,本级"上行模块"负责结果数据的输出以及与下一级的"下行模块"接驳.本级"下行模块"负责原始数据的输入以及与上一级的"上行模块"接驳.由此可以方便的对同一功能的模块进行级联.其中"上行模块"和"下行模块"的接驳信号在IP的设计手册中已经有明确说明,这里从略.Avalon Streaming接口体现了Altera在接口规范以及出错处理机制上下足了功夫.可以料想此后的版本基本也会延续这一传统.

      最后是我对FIR Compiler主要管脚的翻译,希望能帮助需要的人.












标签:  
返回列表