hacop1982 当前离线
注册会员
问题1:一块FPGA板的下载模式不知选一种把,可以混合的马,如PS和JTAG?也就是说划电路板的时候多种模式的就口电路都要预留,然后实际下载时想用哪个就用哪个?还是他们可以共用一个接口?
问题2:FPGA上电就从配置器读出配置好人程序,这个是AS 模式吗?
问题3:PA,AS,JTAG 都支持NIOS程序下载吗? 实际运行效果都一样吗?
订阅 TOP
kzw 当前离线
Altera Nios 软核嵌入式处理器版
论坛元老
第一个问题:jtag是调试接口,只能将代码下到sram中,必须要的。但是ps和as是用来固化代码,只选用一种就可。一般都用jtag和as两种,接口不共用的。
第二个问题:FPGA上电读取数据,这个市as模式(FPGA主动读取配置数据)。如果是ps模式,则是FPGA被动。
第三个问题:本来nios代码和fpga的配置代码是两回事,nios代码是通过jtag或者uart来配置。
TOP
谢谢版主,版主太热心了,
[em31][em31]我现在想做一个Stratix® II 的板,跑个NIOS的程序,所以遇到不少接口问题,
1,另外jtag调试接口不是也能把程序下到专用的配制芯片中吗?然后boot程序在把代码搬到
片内执行吗?这个是什么方式吗???是AS模式吗?
2,具体要设计一个AS下载口,它需要专用配置芯片还是什么如FLASH?他的下载线也不同与jtag下载线吧?
jtag接口能够把fpga的ram映像代码.sof下到fpga中运行,另外可以当成jtag_uart使用,可以下代码到nios系统的ram和flash(符合cfi标准)中。fpga的固化代码可以通过as和ps的配置模式,as就是用epcs作为存储器,ps可以用任何非易失性存储器存储fpga配置代码。nios的boot和fpga的配置代码没有关系。
设计as下载口,需要用epcs存储器。下载线和jtag可以通用了,bb2或者usb_blaster。
版主,你所说的jtag_uart接口不是RS232接口把,就是下载配置数据的jtag接口吧,具体讲讲,谢谢
另外我用的5.1版本编译的时候总说我的licence 不支持器件,真晕,这是怎么回事???
版主能给我发一份5。1不限时的licence和其他破解文件吗?
奥。我的油箱hacop@sohu.com
谢谢热心的版主
willvi 当前离线
不是什么问题都要问吧,虽然提倡交流!
强烈建议:
1)altera的文档好好看一遍,很多基础的问题就都解决!
2)你用的是stratixII,应该用EPC系列的并行配置芯片,一个接口就OKey!上电配置方式好像是FPP!
3)如果NIOS程序不是太大,可以与FPGA的配置代码共享EPC系列的flash,EPC提供CFI