首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

XAPP1169:采用JPEG2000的VIDEO-OVER-IP参考设计

XAPP1169:采用JPEG2000的VIDEO-OVER-IP参考设计

本应用指南主要介绍集成赛灵思SMPTE 2022-5/6 LogiCORE IP核与 Barco-Silex JPEG2000 编码器与解码器IP核的IP视频传输(video-over-IP)参考设计。该设计基于发射器和接收器这两个平台构建而成,多支持多达4个SD/HD-SDI流。根据作者Jean-François Marbehant和Virginie Brodeoux所述,发射器平台设计采用了四个LogiCORE IP 三倍速率SDI内核来接收输入的SDI视频流。SMPTE 2022-5/6 IP视频传输发射器内核采用多路传输的方式传输其中三个SDI流,并将其封装在固定大小的数据报中,然后通过LogiCORE IP 10Gbps以太网MAC (10GEMAC)将其发送出去。用JPEG2000编码器对第四个SDI流进行压缩,将其封装在固定大小的数据报中,然后通过 LogiCORE IP三模以太网MAC (TEMAC)将其发送给标准Cat.5e电缆。
在接收器平台上,未压缩数据流的以太网数据报包在10GEMAC处进行收集。 IP视频传输接收器内核对数据包进行过滤,然后进行解封和多路分用成各个独立数据流,最后通过三倍速率SDI内核输出为SDI视频。压缩数据流的以太网数据报在TEMAC处收集,经过解封后发送给JPEG2000解码器。其输出的视频会被转换为SDI并被发送给三倍速率SDI内核。所有的以太网数据报均在发射器和接收器的DDR3 SDRAM中进行缓冲。MicroBlaze处理器开始进行内核初始化,并读取状态。
http://xilinx.eetrend.com/files-eetrend-xilinx/download/201401/6337-10741-xapp1169-voip-jpeg2000-ref-design.pdf
记录学习中的点点滴滴,让每一天过的更加有意义!
共同努力,共同学习!----中电网技术论坛
记录学习中的点点滴滴,让每一天过的更加有意义!
返回列表