首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

TVS及其在电路设计详解(下)

TVS及其在电路设计详解(下)

3.4集成电路的保护
  由于现代IC的集成度越来越高,而其耐压则越来越低,因而很容易受到瞬变电压的冲击而损坏,故须采取保护措施。通常在CMOS电路的输入端及输出端都有保护网路,为了可靠起见,在各整机对外接口处也增加了各种保护网络。图4给出了用TVS对TTL及CMOS器件进行保护的有关电路措施。

  

  3.5用TVS保护集成运放
  集成运放对外界电应力非常敏感。因此,在使用运放的过程中,如果因操作失误或采取了不正常的工作条件,往往会出现过大的电压或电流,特别是浪涌和静电脉冲,从而很容易使运放受损或失效。图5所示是用TVS在运放差模输入端防止过压损伤的保护电路。

  

  4结束语
  本文主要讲述了TVS器件的特性和主要参数,以及选用器件时的注意事项,同时给出了器件在电路设计中的典型应用电路,以便加深电路设计人员对TVS的认识,为设计出高可靠性的应用电路提供基础。虽然目前的TVS在国内的应用正处于推广阶段,但我们有理由相信,随着越来越多的设计者对TVS的认识不断加深以及TVS所表现出来的优异性能,TVS器件最终将获得极为广泛的应用。
返回列表