子块交织和比特修剪的Verilog[5]程序已经通过了Xilinx ISE 13.4[6]的编译、仿真、板级验证和联机测试。结果表明,运用FPGA来实现速率匹配算法能够满足LTE系统对速率匹配的速度要求,同时也能够充分发挥FPGA并行操作的优越性。在此基础上,引用乒乓操作的方法,在不消耗更多资源的情况下,进一步缩短了速率匹配的处理时间,为整体系统的快速运行提供了基本的速度保障。由于该算法的FPGA实现在联机测试中,性能稳定,故已在TD_LTE射频一致性项目中得到应用。
参考文献
[1] 陈发堂,李小文,王丹,等.移动通信接收机设计理论与实现[M].北京:科学出版社,2011.
[2] Ma Chixiang,Lin Ping.Efficient implementation of rate matching for LTE Turbo codes[C].The 2nd International Conference on Future Computer and Communication(ICFCC 2010),2010:704-708.
[3] 曹华,邓彬.使用Verilog实现基于FPGA的SDRAM控制器[J].今日电子,2005,10(1):11-14.
[4] 3GPP TS 36.212 v9.1.0.3rd generation partner-ship project;technical specification group radio access network;evolved universal terrestrial radio access(E-UTRA);rate matching (Release 9)[S].2010.
[5] 夏宇闻.Verilog数字系统设计教程(第2版)[M].北京:北京航空航天大学出版社,2008.
[6] XilinxInc.Foundation series user guide[EB/OL].(2010-01-03).http://china.xilinx.com/support/documentation/user_guides/ug071.pdf
作者:刘 辉,陈小亭,李小文 来源:电子技术应用2013年第7期