首页
|
新闻
|
新品
|
文库
|
方案
|
视频
|
下载
|
商城
|
开发板
|
数据中心
|
座谈新版
|
培训
|
工具
|
博客
|
论坛
|
百科
|
GEC
|
活动
|
主题月
|
电子展
注册
登录
论坛
博客
搜索
帮助
导航
默认风格
uchome
discuz6
GreenM
»
FPGA/CPLD可编程逻辑
» 基于PCI和LVDS的高速数据存储系统的设计
返回列表
回复
发帖
发新话题
发布投票
发布悬赏
发布辩论
发布活动
发布视频
发布商品
基于PCI和LVDS的高速数据存储系统的设计
发短消息
加为好友
pengpengpang
(pengpengpang)
当前离线
UID
1023229
帖子
6106
精华
0
积分
3055
阅读权限
90
来自
中国
在线时间
156 小时
注册时间
2013-12-20
最后登录
2016-7-3
论坛元老
UID
1023229
来自
中国
1
#
打印
字体大小:
t
T
pengpengpang
发表于 2015-2-26 22:17
|
只看该作者
基于PCI和LVDS的高速数据存储系统的设计
数据采集
,
语音识别
,
技术
,
信息
摘 要: 针对某系统图像数据量大、传输速率快的特点,提出了采用PCI总线协议完成PC与高速数据存储系统之间的通信,利用LVDS总线协议传输数据并进行混合编帧的解决方案。为提高数据存储速率,使用Flash交叉双平面页编程技术,将写入速度提高到30 MB/s,有效地满足了图像高速存储的要求。针对数据的码率匹配,通过构建片内FIFO缓存来实现。测试结果表明,所设计的数据存储系统能够稳定地接收并存储图像数据,而且具有很高的可靠性。
数据采集与存储技术已经在图像数据处理、遥测信息分析、语音识别、GPS导航、可视电话等一系列高速信号记录系统中扮演着越来越重要的角色,并且逐步渗透到其他重要领域。在航天应用领域,为了了解飞行舱内的情况,飞行器在执行飞行任务的过程中,地面需要对飞行舱内的环境进行持续监测,从而精确地获取舱体内部的各种参数信息。通过事后分析这些信息,可对飞行器的性能进行评价并为下次飞行试验做好准备。然而,由于图像数据传输速度快,信息量大,飞行舱的空间有限,因此,需要设计出一种具有采集与存储速度快、容量大、体积小、抗干扰能力强、可靠性高的数据存储系统[1]。
在数据存储系统中,影响存储速率的关键因素是数据传输和存储方式。采用LVDS总线传输方式和混合编帧技术提高了数据接收的速率;为提高数据存储器存储速率,本文采用了一种可使Flash存储速度达到最优的交叉双平面页编程技术[1-3]。
1 系统总体设计
本文设计的高速数据存储系统用于完成对飞行器飞行过程中图像数据的采集、编码和存储。试验结束后,通过PC控制专用的读数装置读取存储系统中的数据,并由PC上的数据处理软件完成数据的分析与处理。在单元测试过程中,PC通过PCI通信接口卡(PCI9054)完成与高速数据存储系统之间的通信,实现指令的下发、在线实时监测状态显示、数据回读、对存储数据的分析以及生成分析报告等功能。系统主要功能模块可划分为:主控单元、PC、地面监控装置、图像采集单元、图像存储器(Flash)、电压转换模块等,如图1所示。
2 关键技术分析
2.1 PCI板卡设计
本文采用PLX公司的PCI9054芯片实现PCI总线接口的逻辑设计。PCI9054的数据宽度为32 bit,本地总线支持复用/非复用的32 bit地址数据总线。PCI总线作为桥接芯片,提供了PCI总线空间、本地总线空间以及配置空间,既能作为PCI总线的发起设备也可作为PCI从设备。FPGA作为本地总线控制器,即PCI局部总线的目标设备,完成PC与下位机的通信。设计采用从模式,基于FPGA和PCI9054的硬件平台完成PCI局部总线的设计,PCI板卡整体设计框图如图2所示。
PCI板卡插入PC的PCI扩展槽使用,如果要正常工作,需要在Windows下编写驱动程序。驱动程序主要实现以下几个功能: (1)连接设备;(2)设备初始化;(3)设备读和写;(4)断开设备。Windows操作系统下驱动程序开发最常用的有DDK、Driverstudio、Windriver等工具。其中DDK的效率最高,但编写难度较大,因而多数技术人员使用Driverstudio、Windriver来编写驱动程序,使用这两种工具编写出来的程序也称为WDM(Windows Device Module)程序。DriverStudio中的DriverWorks软件为WDM驱动程序提供了完整的框架,本设计利用其DriverWizard生成驱动程序框架,然后添加各功能函数。此处利用类KMemoryRange实现对PCI9054内部存储器的读写访问,类KIoRange实现对其寄存器的访问[4]。
2.2 LVDS图像采集编帧技术
图像数据由LVDS接口输入,图3所示为图像信号接口时序,经解串器DS90CR216解码后转换为21 bit并行总线输出。图像数据的帧同步信号周期为10 ms,高电平有效, 每帧有289行有效数据; 行同步信号周期为32 μs,高电平有效,每行有384个有效数据;其中,像素时钟为15 MHz,图像像素时钟的上升沿为触发条件。帧同步信号低电平期间仍有(10÷0.032)-289=23.5个行同步信号,即帧同步信号低电平的时间应为23.5×0.032 ms= 0.752 ms。帧同步信号高电平的时间为9.248 ms,行同步低电平的时间为32-(384÷15)=6.4 μs。
测量信息伴随着图像数据而来,每接收一帧图像就接收80 B的测量信息,测量信息的串行传输波特率为115 200 b/s,每包测量信息的数据共10 bit。为便于PC进行图像数据分析处理,在测量信息的数据前加上帧头0X“14 92 00”和2 B帧计数。待80 B测量信息全部读取出来后,给出图像采集模块的复位信号,同时清零行计数器并清空片内FIFO中的信息,将采集到的一帧图像数据和编好帧的测量信息写入二选一数据选择器。在帧同步信号高电平期间,将图像数据写入外部16 KB的FIFO(IDT7206);在帧同步信号低电平期间,将测量信息写入,最后等待图像记录启动信号。
2.3 片内FIFO设计
图像数据的缓存、Flash存储与事后回读等过程中都用到了片内FIFO,采用片内FIFO可降低硬件的复杂度、节约了成本且更有利于完成逻辑控制。本文选用的FPGA芯片是XC3S400,该芯片内部的16个Block RAM不占用芯片的逻辑资源,设计中采用“A端口只写,B端口只读”的思想,根据每个端口的时钟信号以及使能信号分别对各个端口进行操作。利用IP核技术构建容量为1 KB的片内FIFO原理图如图4所示[1]。
图4中的FIFO模块调用数据宽度为8 bit、存储深度为1 024 B的双口RAM,该RAM共有两个独立的存储单元(A和B)。RAM的每一个管脚都是独立配置的,数据和地址的写入发生在各个单元的时钟上升沿。数据和地址的读/写操作还与读/写时钟有关,所以设计中将A端口写使能信号接VCC,B端口的写使能信号接GND,实现“A端口只写,B端口只读”。由外部控制模块fifo_ctrl为双口RAM的A端口产生写时钟和写地址,为B端口产生读时钟和读地址,根据读写地址的差值offset产生FIFO的空(empty)、半满(half)以及满(full)信号。
2.4 交叉双平面技术
图像传输速度快,对图像数据的存储采用写入速度最快的交叉双平面页编程(Interleave Two-plane Page Program)技术[2-3]。为实现对Flash的交叉双平面操作,首先要对Flash(K9WBG08U1M)芯片内部平面结构进行划分。整片Flash分为两片(chip #1和chip #2),每片分为4个平面(plane),每个平面共2 048个存储块。也就是说,整个Flash存储空间由8个平面(plane1~plane8)组成,将这8个平面分为4组:chip #1中的plane0与plane1为第0组,plane2与plane3为第1组;chip #2中的plane4与plane5为第2组,plane6与plane7为第3组,Flash的交叉双平面操作必须严格按照这个分组执行。
定义矢量plane(2:0)对这8个平面进行操作管理:plane(0)用于控制平面组内的两个平面之间的切换:为0时表示对偶数平面操作,对应操作偶数块;为1时表示对奇数平面操作,对应操作奇数块。plane(1)用于完成各个平面组之间的切换:为0时表示操作的是偶数组(第0组与第2组),对应操作Flash的前4 096块,即A31为0;为1时表示对奇数组(第1组与第3组)进行操作,对应操作Flash的后4 096块,即A31为1。plane(2)相当于片选信号,用于内部两片Flash之间的切换,为0表示对chip #1进行操作,为1表示对chip #2操作。进行交叉双平面操作时,可根据plane(2:0)的值确定所要操作的平面。
当对第0组平面执行编程操作时,依次往第1组、第2组、第3组的各个平面中写入命令、地址和数据。经过多次反复测试,Flash的峰值写入速度不小于30 MB/s,完成这三组平面的数据写入时间为 6×4 096 B÷30 MB/s=819.2 μs>700μs 。如果写入Flash速度小于峰值速度,则后3组的数据写入时间将会更大。所以,当这4组依次编程结束准备继续对第0组其他页进行编程时,已经错过了第0组的页编程时间。交叉双平面页编程的方法省去了等待页编程的时间,缩短了Flash的写入时间,提高了写入速度[3]。交叉双平面页编程时序如图5所示。
3 系统功能自检
系统上电后,先运行PC软件,检查监控装置与计算机之间通信是否正常,然后设置并启动信号源,此时监控装置开始向记录器发送数据。其中,监控装置下发的数字量串行波特率为115 200 b/s,实时监测回收的信号波特率为800 kb/s,信号源数据格式设计为:每帧共128 B,前5 B由帧头0X “EB 90”和3 B帧计数组成,剩余字节为0X“0F~89”递增数据。PC监测数据的内容就是监控装置向记录器发送的数据。根据实时显示的监测数据可以判断系统是否正常工作。通过PC读取并分析记录器所存数据与下发信号源是否一致,完成系统功能自检。
4 系统实测结果
系统上电后,存储器接收到启动记录信号后开始记录。记录图像数据的时间不限制,直到记满。图6是用图像分析软件对测试数据还原后的某帧图像。
设计了一种以FPGA为主控单元,以Flash为存储介质的高速图像数据存储系统。系统用于完成对高速LVDS图像数据的采集、存储和实时监测,系统具有存储速度快、存储容量大、系统可靠性高等优点,能够满足实际测试的需求。在后续的设计中还可以做以下优化工作:(1)采用双片Flash进行双备份,防止单片Flash失效而造成数据丢失,进一步提高数据存储的完整性和可靠性[5-6]。(2)对FPGA代码进行优化、提高FPGA资源的使用率[6-8]。
收藏
分享
评分
记录学习中的点点滴滴,让每一天过的更加有意义!
回复
引用
订阅
TOP
返回列表
电商论坛
Pine A64
资料下载
方案分享
FAQ
行业应用
消费电子
便携式设备
医疗电子
汽车电子
工业控制
热门技术
智能可穿戴
3D打印
智能家居
综合设计
示波器技术
存储器
电子制造
计算机和外设
软件开发
分立器件
传感器技术
无源元件
资料共享
PCB综合技术
综合技术交流
EDA
MCU 单片机技术
ST MCU
Freescale MCU
NXP MCU
新唐 MCU
MIPS
X86
ARM
PowerPC
DSP技术
嵌入式技术
FPGA/CPLD可编程逻辑
模拟电路
数字电路
富士通半导体FRAM 铁电存储器“免费样片”使用心得
电源与功率管理
LED技术
测试测量
通信技术
3G
无线技术
微波在线
综合交流区
职场驿站
活动专区
在线座谈交流区
紧缺人才培训课程交流区
意见和建议