首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

如何向Zynq芯片系统PS和PL分配任务 — 甚至可以将这些任务来回调配

如何向Zynq芯片系统PS和PL分配任务 — 甚至可以将这些任务来回调配

作者:Steve Leibson, 赛灵思战略营销与业务规划总监

Topic Embedded Products公司推出的Dyplo中间件产品支持Linux系统,可将多个任务分配至Zynq All Programmable SoC当中的ARM Cortex-A9处理器系统(PS)和可编程逻辑(PL)架构。该款产品通过使用Zynq PL预留的可重构分区来实现这样的功能。Dyplo也可使用Zynq SoC当中的AXI4架构利用可扩展的流管理方案在Zynq PL和PS之间来回调配任务。Dyplo架构和功能可映射到可重构分区,并可利用与标准Vivado设计套件项目流程兼容的图形工具流实现完整的Linux部署。


这种Dyplo方法可使得设计团队隔离软件功能以支持硬件的实现,在软件中创建原型,并将这些原型转换成硬件,在保持相同界面行为的同时提升性能。在软件控制下不同的功能可共享同样的FPGA架构——类似于软件线程,但该设计主要针对硬件——可将更多功能集成到特定的Zynq器件,同时降低组件成本。
以下为一个6分钟的视频, 为您解释Dyplo的独特设计理念:

http://v.youku.com/v_show/id_XNjg4MDczNDky.html
你也可查看article from the latest issue of Xcell Journal了解与本产品有关的更多信息。
原文链接:
http://forums.xilinx.com/t5/Xcell-Daily-Blog/Dyplo-middleware-parcels-ou...

© Copyright 2014 Xilinx Inc.
如需转载,请注明出处
记录学习中的点点滴滴,让每一天过的更加有意义!
返回列表